Cтраница 1
Формирование адресов микрокоманд осуществляет блок центрального управления БУ. В его функцию также входят синхронизация работы всех блоков УУ, дешифрация считываемых микрокоманд и выдача информации, определяющей функционирование блоков УУ. Конкретная последовательность микрокоманд определяется содержанием служебной информации, источниками которой служат канал, накопитель или блоки УУ. [1]
Формирование адресов микрокоманд может осуществляться двумя способами: последовательным и параллельным. При последовательном способе адрес следующей микрокоманды формируется лишь после окончания текущей, а при параллельном - одновременно с выполнением текущей микрокоманды. [2]
Метод формирования адресов микрокоманд является достаточно гибким при организации сложных переходов, направление которых зависит от значений нескольких логических условий. Поскольку одна микрокоманда порождает большое число направлений перехода, сокращаются затраты времени на реализацию микропрограмм. Однако рассматриваемый метод налагает жесткие ограничения на порядок размещения микрокоманд в ПЗУ: микрокоманда должна размещаться в той ячейке сегмента, адрес которой совпадает со значением набора логических условий, вызывающим переход к данной микрокоманде. Это требование значительно усложняет процесс составления микропрограмм, порождая необходимость в использовании сложных алгоритмов распределения микрокоманд в адресном поле ПЗУ. [3]
Микросхема КМ1804ВУ1 предназначена для формирования адреса микрокоманды, подлежащей выполнению, и используется для создания микропрограммных устройств управления. Структурная схема КМ1804ВУ1 представлена на рис. 3.46. Рассмотрим назначение основных узлов и принцип их взаимодействия. [4]
БФА БОП предназначен для формирования адреса микрокоманды в соответствии с выполняемым алгоритмом и в зависимости от обрабатываемых данных и получаемых результатов [ а. В его состав входят ряд регистров, узел анализа и ветвлений, узел коммутатора адреса. [5]
Структурная схема КМ1804ВУЗ. [6] |
Микросхема КМ1804ВУ4 - 12-разрядная схема управления адресом микрокоманд, предназначена для формирования адреса ПЗУ микрокоманд емкостью до 4К слов в составе устройств микропрограммного управления, выполняет 16 микрокоманд, которые определяют один из пяти способов формирования адреса. [7]
Микросхемы представляют собой 12-разрядную схему управления адресом микрокоманд и предназначены для формирования адреса ПЗУ микрокоманд емкостью до 4 кбит слов в составе устройств микропрограммного управления. Выполняют 16 микрокоманд, которые определяют один из пяти способов формирования адреса; обеспечивают получение следующего адреса наращиванием предыдущего на 1, многократное повторение одного и того же адреса; условный или безусловный переход к адресу, содержащемуся либо в одном из внутренних источников, либо находящемуся на адресном входе; условный или безусловный переход к подпрограмме; организацию циклов. Имеют 12-разрядный выход адреса, входы управления, 12-разрядный вход адреса, который используется для ввода начального адреса подпрограммы или адреса перехода. Устройство управления ( УУ) представляет собой комбинационную схему, имеющую 7 входов. Регистр адреса ( РА) состоит из 12 триггеров D-типа. [8]
Блок регистров общего назначения КР1802ИР1. [9] |
Схема управления выбором следующего адреса предназначена для формирования 1G микрокоманд управления схемами формирования адресов микрокоманд при их каскадном объединении и формирования команд условного - перехода. Данная БИС содержит буфер микрокоманды, накопитель и дешифратор, опознающий входные сигналы микрокоманд и сигналы признака ветвления. [10]
Использование ПЛМ в управляющем автомате. [11] |
С какой целью в УА с хранимой в памяти логикой вводится схема формирования адреса микрокоманды. [12]
Блок микропрограммного управления включает в себя постоянное ЗУ, дешифраторы и регистр микрокоманд, узел формирования адреса микрокоманды. ЗУ микрокоманд ( ЗУМК) имеет максимальный объем восемь - тысяч восьмибайтовых чисел и состоит из 32 модулей. Выходы дешифраторов-заведены на логические управляющие узлы во все блоки процессора. Узел формирования адреса читаемой из ЗУМК микрокоманды состоит из адресного регистра, регистров адреса для мультиплексного и селекторного каналов и схемы приоритета. Регистры адреса селекторного и мультиплексного каналов используют для запоминания адреса микрокоманды, перед которой происходит прерывание микропрограммы и переход к выполнению команды канала. [13]
Основной частью ( ядром) любого МПА является блок микропрограммной памяти ( МПП) и блок формирования адресов микрокоманд. [14]
Структурная схема УСА КР1804ВУЗ. [15] |