Cтраница 1
Системный контроллер ( рис. 7.5) содержит дешифратор состояния, управляющую логику, генератор командных сигналов и генератор сигналов управления. [1]
Системный контроллер при работе в составе процессора обеспечивает: ввод / вывод 16-разрядных слов и байтов, обработку прерываний, прямой доступ к памяти, управление магистральными приемопередатчиками. [2]
Временная диаграмма работы КР580ГФ24. [3] |
Системный контроллер состоит из двунаправленной буферной схемы данных, регистра состояния и дешифратора управляющих сигналов. [4]
Системный контроллер связывает внутренний интерфейс процессора с внешним интерфейсом. [5]
Системный контроллер при работе в составе процессора обеспечивает: ввод / вывод 16-разрядных слов и байтов, обработку прерываний, прямой доступ к памяти, управление магистральными приемопередатчиками. [6]
Схема системного контроллера К1810ВГ88. [7] |
Схема системного контроллера ( СК) К1810ВГ88 изображена на рис. 1.15. В состав схемы входят дешифратор состояния МП, формирователи командных и управляющих сигналов и схема управления. На вход CLK подаются тактовые импульсы от ГТИ, а на входы AEN, CEN, IOB - внешние управляющие сигналы. Сигнал AEN служит для разрешения выдачи семи командных сигналов от формирователя командных сигналов. Сигнал CEN разрешает как выдачу командных сигналов, так и выдачу сигналов управления DEN и PDEN. Вход ЮВ служит для задания режима работы системного контроллера. При ЮВ1 системный контроллер функционирует в режиме шины ввода - вывода, а при ЮВ 0 - в режиме системной шины. [8]
Генерируемый системным контроллером сигнал МСЕ активен в каждом из двух INTA-циклов, формируемых МП при приеме вектора прерывания. Этот перекрывающийся со стробом ALE сигнал позволяет пропустить адрес ведомого ВН59А CAS2 - CASO на мультиплексную шину адреса / данных для запоминания в буферном адресном регистре. Однако выдача адреса линий CAS2 - CASO на мультиплексную шину МП в первом цикле INTA не рекомендуется, так как гарантия о ее освобождении МП наступает лишь через 80 не после начала цикла. Запрет сигнала МСЕ в первом цикле выполняет сигнал LOCK ( см. рис. 7.8), который активизируется в такте Т2 первого цикла и снимается в такте Т2 второго цикла. Поскольку контроллер ВН59А выдает действительный адрес каскада только во втором цикле, то никакая информация не теряется. [9]
Микросхемы представляют собой системный контроллер и шинный формирователь. Применяются для формирования управляющих сигналов и как буферный регистр данных. [10]
Микросхема представляет собой системный контроллер. [11]
Микросхемы представляют собой системный контроллер и предназначены совместно с К588ВУ2 и К588ВС2 для применения в процессоре 16 - разрядной микро - ЭВМ. ИС являются микропрограммно управляемым асинхронным модулем, обеспечивающим взаимосвязь микросхем процессора на базе микропроцессорного комплекта и организующим интерфейс процессора, и выполняют ввод, вывод 16-разрядного. В состав ИС входят: блок прерываний; блок управления приемопередатчиками; блок ввода / вывода; блок внутреннего управления; блок прямого доступа к памяти. [12]
Микросхема представляет собой системный контроллер магнитофона. Имеет 1 параллельный 8-разрядный канал ввода / вывода; 1 последовательный асинхронный 8-разрядный канал ввода / вывода; один 4-разрядный регистр режим - модулятор, демодулятор. [13]
Генератор тактовых импульсов КР580ГФ24.| Временные диаграммы работы генератора тактовых импульсов КР580ГФ24. [14] |
Структурная схема системного контроллера КР580ВК28 / ВК38 и его условное графическое обозначение приведены на рис. 2.11. Двунаправленный 8-разрядный шинный формирователь обеспечивает выход DB7 - DBO со стороны системной магистрали с током нагрузки до 10 мА и емкостью нагрузки до 100 пФ, а также изолирует шину данных МП D7 - DO от системной. Задержка, вносимая формирователем в шину данных, не превышает 40 не. Формирователь выполнен по схеме с тремя состояниями. [15]