Cтраница 3
Приведенная интегральная схема непосредственно связана с адресными линиями микропроцессора, линиями данных и управления. По линиям управления подаются сигналы чтения-записи для устройств ввода-вывода, сигнал чтения памяти, синхронизирующие импульсы и сигнал установки начального состояния микропроцессора. По линии Сброс микропроцессор подает сигнал установки в исходное положение регистра состояния, находящегося в рассматриваемой интегральной схеме. [31]
![]() |
Простой пример параллельного цифрового интерфейса. [32] |
В этом интерфейсе d, d2, d3 и d4 изображают линии данных, по которым передаются сигналы. [33]
![]() |
Подсистема ввода-вывода. [34] |
Как и шина памяти, шина ввода-вывода содержит адресные линии, линии данных и линии управления. Адресные линии позволяют программе выбирать конкретное устройство из различных устройств ввода-вывода, подключенных к системе, тогда как линии данных предназначены для передачи собственно данных. [35]
Передать информацию прямо из большой системы в микро - ЭВМ по линиям данных. Такой способ называется непосредственной загрузкой. [36]
У микропроцессора имеются четыре порта ввода-вывода, каждый из которых содержит восемь линий данных. [37]
Секция 32-разрядного расширения содержит семь управляющих, восемь адресных линий и 16 линий данных. [38]
Интерфейс содержит следующие основные шины: 16 - 20 адресных линий; 16 линий данных; 8 параллельных линий запроса прерываний; линию подтверждения прерывания; линию подтверждения передачи; линии записи и чтения из портов ввода-вывода; линии записи и чтения из памяти; линии запрета ОЗУ или ПЗУ; линию начальной установки; линии синхронизации магистрали; линии входов и выходов приоритетного разрешения доступа; линии запроса магистрали; линию занятия магистрали. [39]
При получении запросов прерывания схема управления прерываниями рассматривает приоритеты уровней запросов и выдает на линии данных инструкцию, соответствующую уровню запроса с наивысшим приоритетом. [40]
![]() |
Структурная схема МП MC68020. [41] |
Асинхронная внешняя шина не мультиплексируется, в нее входят 32 линии адреса и 32 линии данных. Процессор динамически изменяет ширину шины, что позволяет передавать операнды во внешние устройства или из них, автоматически задавая размеры портов ( 8 / 16 / 32 бит) на поцикловой основе; при этом исключается необходимость выравнивания данных. [42]
Чтобы корректно описать эту ситуацию, следует приписать ячейкам слабые состояния, а сигналу на линии данных - разрешаемый тип. [43]
![]() |
Результаты измерений дополнительного затухания, вносимого в тракт повреждениями в середине линии. [44] |
В материалах измерений дополнительного затухания, вносимого повреждением проводов линии, кроме обычно приводимых при измерений линии данных, должны быть указаны длина, диаметр и материал, провода, которым осуществлялись заземления; примерный эскиз практического осуществления замыканий и обрывов проводов; расстояние от места повреждения до концов линии. [45]