Cтраница 1
Программная матрица служит основной логической схемой машины для выполнения операций. [1]
Программная матрица состоит из горизонтальных и вертикальных шин, соединенных между собой диодами. Девять пар шин матрицы формируют круглые логические команды, каждая из которых состоит из нескольких простых команд. [2]
Временная диаграмма работы программной матрицы. [3] |
Программная матрица ПМ выдает сигналы на вход ДЗИ в соответствии с заданной программой. Она представляет собой набор линий задержки, информация по которым продвигается с помощью распределителя РП. [4]
Монтаж платы программной матрицы производится следующим образом. [5]
Сборка куба памяти и программной матрицы требует большого количества ручного труда. Процесс сборки пока что не поддается автоматизации. [6]
АЛ с централизованным приводом покачивания ( сканирования барабана. [7] |
Программы могут набираться: путем распайки ламелей или диодов на программной матрице; набором штек-керов или переключателей, клавишным набором, комбинированным способом, на магнитных картах, сенсорным методом. [8]
Рассмотрим схему технологического процесса сборки типовых блоков цифровой машины на примере сборки программной матрицы. [9]
Временная диаграмма работы программной матрицы. [10] |
Распределитель РЗ поочередно записывает с интервалом 1 мсек по две единицы в линии задержки программной матрицы. В течение 1 мсек с помощью распределителя PI 1 передается по соответствующей линии задержки, выдавая сигналы на вход датчика запрещающих импульсов с каждой ячейки линии задержки ПМ, в результате чего реализуется половина строки табл. 6.3. Вторая половина строки реализуется аналогично путем вторичного запуска соответствующей линии задержки. [11]
Временная диаграмма работы программной матрицы. [12] |
Смена каналов осуществляется датчиком запрещающих импульсов ( ДЗИ) при появлении на его входе сигнала из программной матрицы. При этом кодовый адрес абонента, записанный в ячейках Я д линий задержки ЛЗ - - ЛЗт, будет задержан на один такт ( 5 мксек) с помощью дополнительной ячейки Ян, а кодовый адрес абонента, находящийся в ячейках 20 тех же линий задержки, с помощью ячейки Яг сдвинется на один такт относительно начала отсчета, определяемого единицей, циркулирующей в распределителе РЦ. [13]
БИС с регулярной структурой являются схемами широкого назначения или специальными и позволяют создавать однородные функциональные узлы: резисторы сдвига, накопителя ка регистрах сдвига, постоянные и оперативные запоминающие устройства. С помощью автоматов, построенных на регулярных структурах, можно реализовать различные логические функции путем перекодирования содержащихся в них программных матриц, однако их универсальность достигается благодаря значительному увеличению числа компонентов. [14]
Постоянная память построена на тороидальных ферритовых сердечниках и разбита на четыре секции, каждая из которык имеет емкость 512 команд. Каждая секци; включает в себя матрицу памяти с устройством дешифрирования по столбцам и строкам. Изменение программы осуществляется сменой программных матриц. В регистре команд запоминается команда очередной операции, состоящая из кода операции, признака адреса регистра команд и адресной части, указывающей номера ячеек запоминающего устройства ЗУ. [15]