Cтраница 1
Структура и функциональное обозначение синхронного RS-триггера на элементах Шефферй. [1] |
Первый RS-триггер Ог является основным, а второй D2 - вспомогательным. [2]
Синхронный Я5 - триггер. [3] |
Синхронный двухступенчатый RS-триггер состоит из двух син-кронных одноступенчатых 5-триггеров ( рис. 4.14), управляемых разными фазами тактового сигнала. [4]
RS-триггеров тем, что при значениях информационных сигналов, соответствующих в RS-триггере запрещенному режиму они инвертируют хранимую информацию. Для того чтобы реализовать эту функцию, необходимо при соответствующих значениях информационных сигналов подать на единичный и нулевой входы триггера потенциалы, которые были до этого на его единичном и нулевом выходах, причем эти потенциалы не должны меняться до тех пор, пока не исчезнут информационные сигналы, по которым производится инвертирование записанной в триггере информации. В противном случае триггер в течение длительности этих сигналов будет непрерывно инвертировать, и после их окончания в режиме хранения его положение будет неопределенным. [5]
RS-триггеров прежде всего тем, что в них устранена неопределенность, которая возникает в KS-триггерах, когда на обоих входах одновременно действуют единичные сигналы. Тактируемые J-K - триггеры имеют дополнительный вход С для приема тактовых импульсов. [6]
Схема RS-триггеров составляет основу для построения других триггерных схем, таких, как Т -, D - и JK-триггеры. [7]
Схемы RS-триггеров, показанные на рис. 3 - 30 и 3 - 31 представляют собой основу для построения других классов интегральных триггерных схем, таких как Т -, D -, JK-и DF-триггеры. [8]
Особенность RS-триггера заключается в том, что при подаче одновременно на входы R и S сигнала, соответствующего логической 1, состояние на его выходе становится неопределенным: триггер начинает генерировать или во время воздействия входных сигналов неоднократно переходить из одного состояния в другое. Очевидно, что для нормальной работы триггера необходимо исключить указанное сочетание входных сигналов, приводящее к неопределенному состоянию. Если на обоих входах действует сигнал, соответствующий 0, триггер сохраняет свое прежнее состояние. [9]
Схема RS-триггера, выполненного на элементах И - НЕ, приведена на рис. 4.18. В режиме хранения информации на обоих входах триггера должны присутствовать высокие уровни входного напряжения. Для переключения триггера в состояние 0 или 1 достаточно на вход включенного инвертора подать нижний уровень напряжения. [10]
Для RS-триггера существует запрещенная комбинация входных сигналов. [11]
Функционирование RS-триггера описывается табл. 2.1. В приведенной таблице поля S ( t) и R ( t) задают сигналы S ( t) и R ( t) на информационных входах триггера, а поле Q ( t) отображает текущее состояние триггера. Совокупность значений S ( t), R ( t) и Q ( t) определяет состояние Q ( t 1) триггера, в которое он переходит из Q ( t) под их воздействием. [12]
Из любого RS-триггера ( кроме асинхронного) можно образовать D-триггер, если подать информационные сигналы на один вход непосредственно, а на другой - через инвертор. Во многих случаях схемы D-триггеров строятся именно таким образом. [13]
Задача о последовательности импульсов на входах RS-триггера.| Условное графическое обозначение тактируемого RS-триггера. [14] |
Работу тактируемого RS-триггера иллюстрируют временные диаграммы сигналов на рис. 6.6. Синхронизирующему входу соответствует самая верхняя диаграмма. [15]