Ферритовая матрица - Большая Энциклопедия Нефти и Газа, статья, страница 2
Сказки - это страшные истории, бережно подготавливающие детей к чтению газет и просмотру теленовостей. Законы Мерфи (еще...)

Ферритовая матрица

Cтраница 2


Помимо токов считывания 1Г, формируемых в каждой из 18 ферритовых матриц магнитного блока по разрядным шинам, для считывания информации по заданному адресу необходимо сформировать токи считывания 1Х по одной из 512 ( в двух полуматрицах) адресных шин. Это выполняется с помощью блоков предварительной адресной дешифрации и адресных дешифраторов ДША-А и ДША-В. В соответствии с кодом адреса, записанным в 8 - 15 - м разрядах регистра адреса, на выходе ПДШ-1 и ПДШ-2 появляются1 сигналы, которые подключают генераторы считывания к адресным дешифраторам. В отличие от разрядных токов считывания направление адресного тока считывания не зависит от значения адреса и одинаково во всех адресных дешифраторах.  [16]

В соответствии с выбранным разложением знаков их формирование осуществляется на ферритовых матрицах, каждая из них имеет 35 пар ферритовых колец, на которых прошит комплект знаков ( например, цифры от 0 до 9) в их натуральном начертании. Управление записью того или иного знака на матрице осуществляется с помощью дешифратора, а необходимое для записи порядное считывание - при помощи семи канальных ключей, переключаемых с ряда на ряд синхроимпульсами.  [17]

Устройство ( рис. IV-26) [ Зинченко, 1962 ] состоит из ферритовой матрицы ФМ, генератора тактовых импульсов ГТИ, координатных счетчиков Счх и Счу, счетчиков сдвига Сч и Сч у с дешифраторами Дшх и Дшу, входного регистра Ре с дешифратором Дш, усилителей записи УЗп и считывания УС.  [18]

Рассмотрим обобщенную схему генератора символов для малоформатного растра с запоминающим устройством на ферритовой матрице. Код выбора знака, попадая в схему управления, вырабатывает сразу три импульса: два координатных на дешифраторы координат х и у, и один - знаковый на дешифратор кода символа. Образование электронного луча для отображения знака происходит при воздействии координатных импульсов на отклоняющую систему ЭЛТ - выбор места отображения знака и импульса подсвета через усилитель подсвета на управляющий электрод трубки. Координатные импульсы образуются синхронно генераторами кадровой и строчной разверток.  [19]

Наиболее простым способом изображения знаков на экране ЭЛТ является формирование символов с помощью ферритовой матрицы, лутем опроса которой можно получить знак любой конфигурации. При последовательном опросе сердечников матрицы импульс тока считывания возникает на выходе только тех из них, на обмотки которых подан ток смещения. Синхронно с опросом ферритовой матрицы на экране ЭЛТ образуется растр в виде отдельных точек.  [20]

Оперативное ЗУ для мини - ЭВМ, выполняется подобно универсальным ЭВМ или на ферритовых матрицах, или.  [21]

Диодно-транс-форматорная матрица также имеет на выходе 25 шин, каждая из которых соединена параллельно с соответствующими номерами адресных шин в каждой группе ферритовой матрицы. Последовательное включение каждой из групп адресных шин производится с помощью вентилей Bi - В, управляемых ячейками пересчетной схемы номеров групп.  [22]

В зависимости от входного кода на соответствующей шине логического элемента Сп дешифратора Дш возникает сигнал, который усиливается в УЗп и поступает на специальную обмотку, пронизывающую сердечник ферритовой матрицы по контуру нужного знака, в результате чего азбранные сердечники перемагничиваются. Таким образом запоминается выбранный знак в ферритовой матрице.  [23]

Матричные ЗУ с совпадением двух токов нашли применение в ряде зарубежных вычислительных машин 1954 - 1956 гг. В дальнейшем был разработан ряд других более совершенных схем ЗУ на ферритовых матрицах, описываемых в последующих параграфах настоящей главы. Вместе с тем продолжается работа и над схемами с совпадением двух токов. В качестве примера ниже приводится краткое описание этого ЗУ с общей емкостью в 1024 числа по 18 двоичных разрядов каждое.  [24]

Ячейка Аз дает временной импульс для включения адресного усилителя записи Ya и для подачи сигнала записи на вентили несовпадения, которые через усилители передают обратный код в регистре Р3 на вертикальные шины запрещения ферритовой матрицы. Ячейка Ау обеспечивает временной интервал, достаточный для затухания переходных процессов при записи перед началом считывания нового кода. Таким образом, временной интервал для считывания - записи одного кода равен четырем временным интервалам для пересчетной схемы разрядов. Если импульсы ГИ следуют с частотой 3 Мгц, то временной интервал последовательного считывания 30-разрядного кода числа составляет 10 мксек, а для цикла считывания и записи в ферритовой матрице будет 4 X 10 - 40 мксек, что вполне достаточно. Импульсы с выхода пересчетной схемы А - А поступают далее в пересчетную схему интеграторов ( от 1 до 25) и затем в пересчетную схему групп, состоящую из че-гау х ячеек. Эти ячейки управляют вентилями В - Bt ферри - xujijH матрицы. Коды чисел из регистра считывания Рсч запоминающей матрицы через вентиль Ва передаются в регистр Y - линию задержки соответствующего интегратора с частотой следования импульсов ГИ. Передача кода числа в соответствующий интегратор производится с помощью вентилей BUI - Bun, которые управляются шинами, соответствующих номеров интеграторов с выхода диодно-трансформаторной матрицы. Вентили Вь, пропускающие код числа в соответствующую группу интеграторов, управляются одной из четырех ячеек пересчетной схемы номеров групп.  [25]

Информация записывается и считывается в виде 5-разрядных двоичных чисел - пентад. Ферритовая матрица имеет 36 пентад. Первые четыре разряда используются для запоминания одной десятичной цифры в двоично-десятичном коде. Вея информация в памяти делится на три регистра с двенадцатью пентадами каждый. Пентады с одинаковыми номерами всех трех регистров расположены рядом. Через каждую пентаду проходят две адресные шины. Выбранные сердечники отыскиваются путем открывания адресных ключей. Синхрониза-цию работы всех усилителей, генераторов и других схем обеспечивает устройство управления.  [26]

На рис. 222 показан принцип устройства ЗУ матричного типа. Сердечники, составляющие ферритовую матрицу, располагаются рядами и образуют плоскую прямоугольную систему. Через каждый сердечник пропущено три провода, образующих на сердечнике три одновит-ковые обмотки.  [27]

28 Программный планшет. [28]

Оперативное запоминающее устройство ( ОЗУ) служит для записи, хранения и считывания цифровой информации. Оно выполнено на ферритовых матрицах, содержащих 64 счетных регистра, каждый из которых имеет 15 десятичных разрядов и один разряд знака числа.  [29]

Американская фирма RCA применяет в микромодульных схемах матрицы, изготовленные из квадратной ферри-товой пластинки со стороной 20 мм и толщиной 0 5 мм, в которой просверлено 16 X 16 256 отверстий диаметром 0 63 мм. Имеются также сведения о применении лространственных печатных ферритовых матриц.  [30]



Страницы:      1    2    3