Cтраница 1
Структура АЛУ ЕС ЭВМ. [1] |
Единица переполнения, образовавшаяся в данном разряде, поступает через схему задержки и учитывается в сумматоре SM при выполнении сложения следующих разрядов. [2]
В обратном коде единица переполнения разрядной сетки прибавляется к младшему разряду, в дополнительном - отбрасывается. [3]
Если при сложении знаковых разрядов образовалась единица переполнения, то она добавляется к младшему разряду числа. В этом случае сложение будет циклическим, а переполнение разрядной сетки машины блокируется. [4]
Как и в обычной десятичной арифметике, единица переполнения переходит в соседний старший разряд. [5]
Стрелка в последнем примере сложения показывает, что образовавшаяся единица переполнения переносится в старший разряд. [6]
Сумматор с циклическим переносом. [7] |
В сумматоре без переноса из старшего разряда в младший единица переполнения знакового разряда не учитывается ни в одном разряде результата, она просто теряется. [8]
Сложение двух многоразрядных двоичных чисел производится поразрядно е учетом единиц переполнения от предыдущих разрядов. [9]
В случае переполнения емкости регистра АСП во время операции сложения единица переполнения записывается во 2 - й разряд регистра MR. В результате выполнения операции сложения и сдвига цифровой информации в регистре АСц последовательно формируется произведение сомножителей. [10]
Результат выполнения операции остается на HP ( CM); единица переполнения 12-разрядной сетки складывается в содержимым дополнительного разряда ( сумматора), единица переполнения ДР ( ДРС) теряется. [11]
Цифровой код машины Минск-22. [12] |
При операции контрольного суммирования двух кодов происходит сложение кодов с циклическим переносом единицы переполнения из старшего разряда в младший. Этой операцией пользуются для контроля ввода массивов данных в машину. Операция логического дополнения реализует формулу FjAj, где А -; - значение / - го разряда кода. [13]
Во время сложения делимого в прямом и делителя в дополни тельном кодах частное формируется из единиц переполнения старшего разряда делителя. [14]
На выходе SUB инвертора N155 формируется сигнал L, который блокирует работу дифференцирующих цепей переноса единиц переполнения двоичных разрядов сумматора. [15]