Логическая единица - Большая Энциклопедия Нефти и Газа, статья, страница 2
Существует три способа сделать что-нибудь: сделать самому, нанять кого-нибудь, или запретить своим детям делать это. Законы Мерфи (еще...)

Логическая единица

Cтраница 2


16 Элемент ИЛИ-НЕ типа КМОП.| Элемент И-НЕ типа КМОП. [16]

Напряжение логической единицы зависит от выбранного напряжения питания. При переключении этой схемы ее выходное напряжение изменяется симметрично относительно уровня половины напряжения питания. С увеличением напряжения питания увеличивается также и запас помехоустойчивости. Если VDD 5 В, достигается совместимость с уровнями ТТЛ. При этом один элемент КМОП может управлять, как правило, одним стандартным элементом ТТЛ.  [17]

Наличие логических единиц на указанных входах исключает влияние информационных сигналов на состояние триггера. Существенно, что при этом на выходах управляющих элементбв сохраняются те потенциалы, которые были на них до переключения триггера. Триггер на рис. 1 - 9 6 отличается от триггера на рис. 1 - 9 а только тем, что он построен на элементах, реализующих функции И - НЕ. Отличие заключаемся в том, что в этих триггерах используется бйлыпее число элементов, зато каждый элемент имеет только два входа.  [18]

19 Программная карта. [19]

Напряжение логической единицы должно быть не менее 11 5 В при номинальном напряжении входа 12 и 24 В, 93 В - при ПО В, 187 В - при 220 В.  [20]

21 Преобразователь с последовательным сравнением. [21]

ЦАП, логическая единица обрабатываемого разряда регистра сохраняется.  [22]

23 Схема включения компараторов КМ597САЗ ( а и К554САЗ ( б. [23]

Выходное напряжение логической единицы составляет 7 - 9 В, а логического нуля 0 3 - 2 В, что хорошо согласуется с ТТЛ и К.  [24]

В режиме логической единицы на входе потенциал базы транзистора F7 относительно земли равен сумме напряжений на открытых переходах база - коллектор VTl и база - эмиттер VT2 и КГ4, т.е. 6i 6iu С / 6э2 С / 6э4 2 4 В.  [25]

Для записи логической единицы в ЗЭ, находящийся в состоянии О ( транзистор К7 открыт, a VT2 закрыт), на эмиттерный переход 6 транзистора VT2 необходимо подать нуль, а на переход 1 транзистора К7 логическую единицу.  [26]

В качестве логической единицы вводится составной оператор, состоящий из трех операторов присваивания.  [27]

С помощью логической единицы организуется выдача информации о последних пяти переходах, выполненных ранее в программе.  [28]

Трансляция этой логической единицы проводится немедленно. Интерпретируемый код, получаемый после трансляции, вставляется в текущий код перед оператором, к которому прикреплена логическая единица.  [29]

30 Алгебраическая диаграмма синхронного JK - триггера.| Алгебраические диаграммы для уравнений входов КБЯ в составе синхронного Ж - триггера. [30]



Страницы:      1    2    3    4    5