Cтраница 1
Первая микросхема ( импульсный сумматор) моделирует синапс биологическою нейрона, осуществляя пространственное и временное суммирование импульсных входных сигналов с электрической регулировкой синаптических весов. [1]
![]() |
Состояния устройства проверки на четность K561CAI.| Даенадцатиразрядная схема проверки на четность K561CAI ( а и ее цоколевка ( б. [2] |
Если необходимо каскадировать две схемы К561СА1, выход первой микросхемы следует присоединить ко входу А12 второй. [3]
Схема нуль-органа выполнена на двух интегральных микросхемах типа 1УТ401А, причем первая микросхема выполняет функцию предварительного усиления импульсов разбаланса, а вторая - функцию порогового устройства. Коэффициент усиления предварительного усилителя равен 100 и регулируется сопротивлением R3 в цепи положительной обратной связи. Операционные усилители, на которых собран нуль-орган, могут иметь сложную переходную характеристику: колебательный характер ее крайне нежелателен, так как это может вносить в работу триггеров, включенных на выходе нуль-органа, неопределенность. [4]
Разрешающие входы V в данном случае используются для подачи высшего ( пятого) разряда Е: на первую микросхему в прямом виде, на вторую - в инверсном. Благодаря логическому элементу И-НЕ на выходе выходные сигналы будут одинаковы с входными. [5]
![]() |
Структура ВМ на основе шины PCI. [6] |
Этот коммутатор выполнен в виде двух микросхем Cobalt и Lithium. Первая микросхема имеет около 10 млн транзисторов и выполняет роль интегрированного контроллера памяти и графического процессора. [7]
На рис. 8.22 показана схема, работающая на принципе низкочастотного широтно-импульсного регулирования. С помощью фазосдвигающеи цепочки Сг, Ru и R3 на первую микросхему НЕ подается напряжение примерно 6 В, опережающее напряжение сети, а через Ro и R, ко второй микросхеме НЕ - напряжение примерно 8 В, совпадающее по фазе с напряжением сети. При этом на входе CL микросхемы 4017А, являющейся счетчиком, возникают тактовые сигналы с частотой 50 Гц. В начале каждого интервала управления, имеющего длительность 200 мс, сигнал на выходе СО счетчика 4017 перебрасывает S-тригтер, благодаря чему на вход 13 ИС типа СА3059 подается сигнал. При этом на выходе этой ИС при каждом переходе напряжения сети через нуль формируются импульсы, обеспечивающие включение симистора. Так продолжается до тех пор, пока сигнал со второго выхода счетчика, момент появления которого зависит от положения поворотного переключателя Si, не вызовет переброс S-триггера и тем самым переключение входа 13 ИС СА3059 на нулевое напряжение. Если с помощью S, выход счетчика установлен на 0, на входе / 3 микросхемы СА3059 постоянно действует сигнал 0 и симистор не включается. Если Si установлен в крайнее левое положение, обозначенное 100 %, AIS-триггер не перебрасывается в нулевое положение и симистор остается длительно включенным. Преимущества цифрового управления заключаются в точном воспроизведении заданного значения мощности; при этом надежно обеспечивается включение симистора в течение целого числа периодов частоты сети. [8]
Организация выхода 8-разрядного счетчика позволяет расширить его функциональные возможности. Выходная схема представляет собой 8-входовой элемент И-НЕ и обеспечивает возможность последовательного подключения одного или более счетчиков за счет подключения выхода 11 первой микросхемы ко входу 14 следующей микросхемы. [9]
Он может также меняться с заданной частотой и амплитудой. Назначение второго блока управления - контролировать выходное напряжение преобразователя 1 и формировать ток синусоидальной формы, передаваемый от ЭНН. Для питания всех цепей управления предусмотрен блок вспомогательных напряжений, выполненный на основе одной из первых микросхем серии ТОР. [10]
![]() |
Условное изображение микросхемы К155ИДЗ ( демультиплексор 1. 16, дешифратор 4. 16. [11] |
На рис. 8 - 6 показана схема демультиплексора ( дешифратора) пятиразрядного двоичного кода, собранного из двух микросхем. Шины младших четырех разрядов соединяют с входами DO - D4 обоих приборов, а сигналы старшего разряда подают в прямом виде на один из разрешающих входов первой микросхемы и в инверсном - на разрешающий вход другой. [12]
Получить большие постоянные вргмрнч интегрирования. Постоянная времени цепочки R3, С увеличивается в SO4 раз. Выходные сигналы ОУ являются противофазными. Дрейф и уровень шума определяются так же, как для усилителя с замкнутой ОС. Поскольку коэффициент усиления интегральной микросхемы DA2 равен единице, то общее усиление определяется коэффициентом усиления первой микросхемы. [13]