Cтраница 1
Моменты переключения триггера на диаграмме 4 показаны в виде коротких импульсов. Реально эти импульсы настолько коротки, что их можно наблюдать на экране только быстродействующего осциллографа. Динамическая головка сирены такие импульсы не воспроизводит. Диаграммы на рис. 3, разумеется, утрированы для большей наглядности процессов в устройстве. [1]
![]() |
Обозначения триггеров на функциональных схемах. [2] |
Синхронизирующий сигнал С определяет момент переключения триггера. [3]
Задержка TJ определяется длительностью промежутка времени от момента переключения триггера при поступлении кода второго операнда до момента поступления сигнала переноса на вход триггера следующего разряда. [4]
При использовании триггеров в качестве запоминающих элементов автомата моменты переключения триггеров синхронизируются от генератора тактовых импульсов. [5]
Эта структура отличается от микропрограммной отсутствием дешифратора и наличием на входах триггеров регистров внутренней Пг и выходной Я2 памяти блоков ИМП1нИМП2, представляющих собой наборы импульсаторов /, формирующих импульсные сигналы в моменты переключений триггеров. Число триггеров регистра внутренней памяти этой структуры определяется числом операций с совпадающими условиями перехода. Число триггеров в регистре внутренней памяти этой структуры может быть существенно меньше числа триггеров внутренней памяти микропрограммной структуры. Поскольку в общем случае уменьшение числа элементов внутренней памяти приводит к увеличению объема логических преобразователей, то во избежание увеличения числа элементов в ЛП1 и ЛП2 в структуре на входах триггеров регистра Пг и 772 установлены импульсаторы. [6]
Запуск через разделительные конденсаторы имеет два существенных недостатка. В момент переключения триггера емкость разделительного конденсатора оказывается присоединенной параллельно входу транзистора, в результате чего процесс переключения замедляется. Кроме того, через разделительные конденсаторы может происходить обратное воздействие переключающего устройства на источник запускающих импульсов, нарушающее нормальную работу последнего. [7]
![]() |
Генератор импульсов. [8] |
Генерация импульса возможна, потому что сложный триггер содержит элементарные триггеры, выполненные на логических потенциальных элементах. В момент переключения триггера перепады потенциалов на выходах появляются неодновременно и разнесены во времени на Ат из-за неидентичности базовых элементов. Схема ФИ на одном Г - триггере приведена на рис. 60, г. Информационный сигнал поступает на счетный вход Т ( рис. 60, д) триггера, установленного в единичное состояние. Спад входного сигнала переключает триггер в инверсное состояние, при этом нулевой потенциал воздействует на установочный вход R, и через время задержки, определяемое временем включения и выключения Г - триггера, триггер устанавливается в исходное состояние. [9]
После поступления на вход счетчика восьмого импульса первые три триггера устанавливаются в исходное состояние О - 1, а четвертый - в состояние 1 - О. В момент переключения четвертого триггера образуется положительный перепад напряжения на его правом выходе, который дифференцируется, усиливается усилителем У и подается на триггеры Га и Та для переключения их в состояние 1 - О. К записанному в счетчике числу восемь по цепи обратной связи как бы добавляется число шесть, вследствие чего при поступлении десятого счетного импульса с левого выхода триггера Т будет выдан импульс на следующую декаду счетчика. [10]
При меньших временных интервалах между моментами переключения триггера следует применять более высокочастотные транзисторы. В случае выбора среднечастотных и высокочастотных транзисторов нужно учитывать, что дрейфовые транзисторы обладают худшими ключевыми свойствами, чем сплавные, и предпочтение следует отдавать последним. [11]
Обычно распределение действий во времени производится на основе синхронного принципа. При этом длительность такта Т определяется максимальным значением, необходимым для выполнения любой микрооперации и вычисления значения любого логического условия. Эти сигналы используются для синхронизации моментов переключения триггеров. [12]
В схемах ( рис. 9.6 и 9.7) гонки устраняются путем ограничения длительности сигнала, поступающего в цепь синхронизации. Данный способ устранения гонок называется способом импульсной синхронизации. Если длительность сигнала с удовлетворяет условию ( ос тт, то в момент переключения триггеров сигналы возбуждения определены значениями, соответствующими состоянию автомата на момент начала перехода. Естественно, что такой способ устранения гонок приемлем только в том случае, если элементы памяти могут переключаться под действием импульсов с длительностью сос. [13]
Существует несколько вариантов использования синхронного JK-триггера в режиме Г - триггера. На рис. 6.52 показан вариант использования синхронного / / ( - триггера в качестве асинхронного счетного триггера. Входные импульсы последовательности Т, подлежащие счету, подаются на вход синхронизации С. Синхронизирующие импульсы в данном устройстве не используются, и моменты переключения триггера определяются входными импульсами последовательности Т, как и в асинхронных Г - триггерах. [14]