Напряжение - высокий уровень - Большая Энциклопедия Нефти и Газа, статья, страница 1
Опыт - это нечто, чего у вас нет до тех пор, пока оно не станет ненужным. Законы Мерфи (еще...)

Напряжение - высокий уровень

Cтраница 1


Напряжение высокого уровня на нходо TlLDA переводит выходы - RD, RD Ю, NTA в пассивное состояние ( напряжение высокого уровня) и блокирует передачу информации через буферную схему данных.  [1]

2 Триггерная схема К500ТМ173. [2]

Аналогично напряжение высокого уровня на входе S2 разрешает прием по входу D22 второго триггера, низкого - по.  [3]

Если напряжение высокого уровня рассматривать как логическую 1, а напряжение низкого уровня - как логический 0, то такую логику нашивают положительной. В этой книге рассматриваются только микросхемы с положительной логинйй.  [4]

Наличие напряжения высокого уровня на выходе INER свидетельствует об отсутствии ошибки четности в схеме.  [5]

Запуская напряжениями высокого уровня входы СЕТ и СЕР во время низкоуровневой части тактового периода, получим на выходах на-ложечие кодов загрузки и внутреннего счета Если во время низкоуровневой части периода таьтовой последовательности Fa входы СЕТ, СЕР и РЕ поданы положительные перепады, нарастающие от низкого уровня к высокому, тактовый перепад изменит код на выходах Q0 - Q3 на последующий.  [6]

7 Состояний мультиплексора К500ТМ173. [7]

При напряжениях высокого уровня на входах SI, S2 счет останавливается. Максимальная тактовая частота при счете как на увеличение, так и на уменьшение составляет 125 МГц. Счетчики потребляют ток питания по 165 мА на корпус в каждом вар ианте. Наибольшее время выдержки ts7 5 не требуется между сигналами на входах выбора S и тактовым С.  [8]

9 Регистр ИР15 ( а и его цоколевка ( б.| Режимы выходов с тремя состояниями регистра ИР15. [9]

С присутствует напряжение высокого уровня. При параллельной загрузке ( Sl-в, SO-в) слово, подготовленное на входах DO - D7, появится на выходах Q0 - Q7 после прихода последующего положительное перепада тактового импульса.  [10]

При поступлении напряжения высокого уровня на цифровые входы соответствующие им аналоговые переключатели коммутируют подключенные к ним ветви РМ на токовые шины. Задаваемый от внешнего источника опорного напряжения ( ИОН) ток делится по двоичному закону и поступает на выход 48 микросхем, после чего суммируется на входе внешнего ОУ.  [11]

12 Основной элемент транзисторной схемы с непосредственными связями.| Основной элемент тран - [ IMAGE ] Основной элемент транзистор - зисторной схемы с резистивными ной схемы с резистивно емкостными свя-связями зями. [12]

При подаче напряжения высокого уровня хотя бы на один вход схемы соответствующий транзистор ( транзисторы) открывается. В базе и коллекторе этого транзистора протекает большой ток, а на выходе схемы будет низкий уровень выходного напряжения и практически нулевой выходной ток.  [13]

14 Принципиальная схема формирователя площадки. [14]

С выхода триггера напряжение высокого уровня поступает на элементы D1 - D3 и разрешает формирование вертикальных линий площадки.  [15]



Страницы:      1    2    3    4    5    6