Cтраница 1
Несинхронизируемые РСИ могут задерживать импульсы, не когерентные с какой-либо тактирующей серией. Во-первых, они сложнее, а во-вторых, релаксаторы должны иметь значительно большие отношения длительности импульса релаксатора к времени восстановления схемы. [1]
Схемы Т - триггера. [2] |
Схема двухтактного несинхронизируемого Т - триггера, образованного из RS-триггера, представлена на рис. 5.15, а. В этой схеме поступление сигнала Т1 по входу С приводит к записи в двухтактный RS-триггер состояния, противоположного предыдущему. [3]
Условные обозначения интегральных триггеров. [4] |
Асинхронный ( несинхронизируемый) RS-триггер на интегральных элементах ИЛИ - НЕ показан на рис. 3.7. Триггер образован из двух комбинационных схем ИЛИ - НЕ, соединенных таким образом, что возникают положительные обратные связи, благодаря которым в устойчивом состоянии выходной транзистор одной схемы ИЛИ - НЕ закрыт, а у другой открыт. Таблица 3.1, называемая таблицей переходов, определяет закон функционирования этого триггера. [5]
Простейшая схема несинхронизируемого Г - триггера представлена на рис. 3.10, а. При этом, так как триггер двухступенчатый, на его выходе сигнал изменится только по завершении действия сигнала Г1, что исключает возникновение генерации в схеме с обратной связью. [6]
Простейшая схема несинхронизируемого Г - триггера представлена на рис. 3.10, а. В этой схеме поступление сигнала Т 1 приводит к записи в двухступенчатый KS-триггер состояния, противоположного ранее хранимому. При этом, так как триггер двухступенчатый, на его выходе сигнал изменится только по завершению действия сигнала Т 1, что исключает возникновение генерации в схеме с обратной связью. [7]
По способу записи информации различают несинхронизируемые ( асинхронные) и синхронизируемые ( синхронные) триггеры. По числу ступеней различают одноступенчатые и двухступенчатые триггерные устройства. Двухступенчатость устройства позволяет получить эффект задержки информации, необходимость которого для многих узловых схем уже указывалась ранее. [8]
Несинхронизируемый двоичный счетчик с последовательным. [9] |
На рис. 3.16 приведены схема несинхронизируемого четырехразрядного двоичного суммирующего счетчика с последовательным переносом и временная диаграмма его работы. Таблица 3.4 показывает состояния, в которых находятся триггеры счетчика при воздействии серии входных сигналов хсч. [10]
На рис. 3.20 показаны схема несинхронизируемого четырехразрядного двоичного суммирующего счетчика с последовательным переносом и временная диаграмма его работы. Таблица 3.5 показывает состояния, в которых находятся триггеры счетчика при воздействии серии входных сигналов хсч. [11]
Схемы логических элементов. [12] |
Передача информации от элемента к элементу может осуществляться несинхронизируемым ( асинхронным) и синхронизируемым способами, причем последний используется только при передаче информации в запоминающие элементы. [13]
Двухтактный ( двухступенчатый D-триггер. [14] |
Если у двухступенчатого RS-триггера соединить входы R и S с выходами Q и Q соответственно, а вход синхронизации использовать как счетный ( рис. 7.9, а), то получим простейший вариант несинхронизируемого Т - триггера. [15]