Cтраница 2
С заметно меньшими затратами машинного времени удается решать задачи анализа статических состояний в электронных схемах. [16]
Итерационные методы отличаются большой универсальностью и применяются не только для анализа статических состояний. [17]
Начальные условия для основной и вспомогательных систем ОДУ определяются по результатам анализа статических состояний объекта. [18]
Отыскание точек 1 и 5 передаточной характеристики не представляет труда и потребует, как правило, двукратного анализа статического состояния логической схемы. Число попыток на отыскание точек 6 и 7 передаточной характеристики определяется отношением ширины активной зоны передаточной характеристики к логическому перепаду напряжения на выходе схемы и расположения активной зоны на передаточной характеристике. [19]
Следует отметить, что анализ статических состояний можно рассматривать как частный случай анализа переходных процессов, при котором определяется установившееся состояние объекта. Метод анализа статических состояний с помощью интегрирования системы дифференциальных уравнений, описывающей переходные процессы, называемый методом установления, широко используют в программах анализа проектируемых объектов. [20]
Обычно при проектировании схем обеспечение нужных статических состояний предшестзует анализу переходных процессов. Поэтому на начальных стадиях проектирования анализ статических состояний рассматривается как самостоятельная задача. [21]
Математическая модель в виде (1.5) непосредственно используется при анализе переходных процессов, устойчивости, стационарных режимов колебаний. Эта же модель позволяет решать и задачи анализа статических состояний. [22]
Примем, что подложка нагрузочного транзистора соединена с его истоком. Заряд емкости протекает следующим образом. С течением времени оно увеличивается и ровно на столько же уменьшаются значения напряжений на затворе и стоке, измеряемые относительно истока. Уменьшение этих напряжений приводит к существенному уменьшению тока через транзистор и замедлению процесса заряда емкости. Переходный процесс характеризуется затянутым участком завершения. Если напряжение на затворе U - j равно напряжению питания ( схема с нелинейной нагрузкой), то, как видно из проведенного выше анализа статических состояний, установившийся уровень вероятнее всего определится величиной Ес - Unop, a окончание отрицательного фронта будет очень затянуто вследствие 9.9. Схема цепи заряда нагру-подхода транзистора к состоянию зочной емкости ( а) и зависимость отсечки. [23]