Младшая бита - Большая Энциклопедия Нефти и Газа, статья, страница 1
Всякий раз, когда я вспоминаю о том, что Господь справедлив, я дрожу за свою страну. Законы Мерфи (еще...)

Младшая бита

Cтраница 1


Младшие биты МА и MB в регистре OMR управляют картой памяти программ и выбирают адрес вектора сброса. Бит DE управляет картами памяти X и Y и разрешает / запрещает использование внутренних ПЗУ данных X и Y. Загрузочная память в DSP56000 используется только для промышленного тестирования и недоступна пользователю, а загрузочная память DSP56001 может частично перекрывать ОЗУ программ.  [1]

Младшие биты адреса А0, А1, А2, A3, и А4 имеют очень важное значение. Но если хотя бы один из них в 0, то это предписывает компьютеру некоторые действия.  [2]

В шести младших битах источника содержится целое число, указывающее, в каком направлении производится сдвиг и на сколько разрядов. Если целое число в источнике отрицательно, сдвиг производится вправо. Если оно положительно, сдвиг производится влево. При сдвиге влево младший бит устанавливается в нуль. При сдвиге вправо в старший бит копируется его исходное содержимое.  [3]

В этом случае младшие биты Х ведут себя так же случайно, как и старшие.  [4]

Для большинства приложений младшие биты не существенны, и выбор m w является вполне удовлетворительным при условии, что программист, пользующийся случайными числами, делает это разумно.  [5]

Биты 8 - 28, дополненные тремя младшими битами, равными нулю, формирует 24-битовый истинный адрес, определяющий начало таблицы страниц.  [6]

БИТЫ 8 - 28 управляющего регистра 15 с тремя присоединенными младшими битами, которые установлены в нуль, указывают начальный адрес области расширенной записи состояния при аппаратном контроле. Исходное состояние всех битов регистра 15, кроме бита 22, равно нулю; бит 22 устанавливается равным единице. Такое состояние битов регистра 15 указывает начальный адрес расширенной области записи при аппаратном контроле, равный 512 в десятичной системе исчисления. Адреса расширенной записи состояния при аппаратном контроле являются истинными адресами. Управляющий регистр 15 используется в том случае, когда в модели предусмотрена расширенная запись состояния процессора при аппаратном контроле.  [7]

8 Многобитный сдвиг с использованием двух инструкций. [8]

Сдвиг влево 16-ти бит с использованием сдвиговой константы помещает 8-бит числа в младшие биты ВО. Для объединения 8-битного целого со знаком с 16-битной дробной частью число пересылается в Х1 и суммируется с аккумулятором А, содержащим беззнаковую дробную часть.  [9]

В операции считывания на одной из линий выбора строки в соответствии с младшими битами адреса ( адрес строки) устанавливается высокий уровень. Он включает ключевой транзистор Q для всех запоминающих элементов выбранной строки. Адрес столбца ( старшие биты адреса) разрешает на выход один элемент в выбранной строке. В процессе считывания емкости во всей строке разряжаются. Чтобы сохранить информацию, усилители регенерации осуществляют запись в ту же строку элементов. Операция записи выполняется аналогично, но в выбранном элементе запоминаются входные данные, а остальные элементы в этой же строке просто регенерируются.  [10]

Каждый байт неупакованного десятичного числа содержит только один двоично-десятичный код цифры в четырех младших битах. При умножении и делении четыре старших бита должны быть нулевыми, а при сложении или вычитании их значение несущественно.  [11]

Младшие 4 бита каждого байта из поля второго операнда ( цифры) помещаются в младшие биты соответствующих байтов в поле первого операнда. Старшие 4 бита каждого байта в поле первого операнда остаются без изменения.  [12]

13 Пример модульной модификации.| УЗ. Вычисления при бит-реверсивной адресации. [13]

Модификация адреса осуществляется аппаратно - переносом в обратном направлении: из старших битов в младшие биты. Реверсивный перенос эквивалентен реверсии битов содержимого Rn и величины смещения Nn, сложению и реверсии битов результата. Если используется режим адресации Nn и содержимое Nn равно 2 К11, этот адресный модификатор эквивалентен реверсии К младших битов Rn ( LSB), инкременту Rn и еще одной реверсии К младших битов Rn. Диапазон возможных значений Nn составляет от 0 до 32, что позволяет адресовать 65536 точек для ДПФ.  [14]

Поскольку сигнал синхронизации обеспечивается оператором, часы не могут быть поставлены абсолютно точно и младшие биты часов, показывающие доли секунд, нельзя использовать для указания точного времени. Однако эти биты позволяют измерять истекшие промежутки времени с высокой разрешающей способностью.  [15]



Страницы:      1    2    3    4    5