Cтраница 3
Схема формирования и декодирования циклического кода. [31] |
Важным преимуществом таких схем является возможность их применения для контроля передаваемой информации как при приеме, так и при генерации контрольных бит при передаче, что позволяет обойтись одной такой схемой в приемной и передающей аппаратуре. [32]
Схема контроля путем дублирования. [33] |
Основными способами контроля комбинационных схем ( КС) являются контроль путем дублирования, проверки выходных сигналов и с помощью образования контрольных бит. [34]
Структуры связей с абонентскими пунктами через автоматическую телефонную станцию АТС и автоматическую станцию абонентского телеграфа АТА. [35] |
Передаваемая информация делится в УЗО на блоки фиксированной длины, в каждый из которых, содержащий служебные информационные знаки, вводятся контрольные биты, образуемые, например, с помощью циклического кодирования. Длина блока зависит как от качества канала связи, так и от скорости передачи данных. [36]
Здесь Rk представляет собой последовательность xt, yk, xk - это принятые биты данных с шумом, a yk - принятые контрольные биты с шумом. Поскольку помехи влияют на информационные биты и биты контроля четности независимо, текущее состояние не зависит от текущего входа и, следовательно, может быть одним из 2 состояний, где х - это число элементов памяти в сверточной кодовой системе. [37]
Если контролируемый блок содержит недопустимый СВС и предпринята попытка записи в этот блок без замещения блока целиком, то прежние данные в блоке ( включая контрольные биты) остаются без изменения, а новые данные в него не заносятся. Обычно содержимое такого блока можно изменить только путем введения полного блока данных в пределах одного цикла обращения к памяти. [38]
Контроль числа на магистрали. [39] |
Узел контроля БЛ1К осуществляет контроль информации, считанной на магистраль ( контроль числа на магистрали); контроль маски, подаваемой на нее, и формирование контрольных бит отмаскированной на магистралях информации. [40]
В режиме начальной установки ( мри подаче сигналов высокого уровня на входы 1NS3, 1NS4) на всех выходах регистров РДО и РД1 устанавливаются 0, а контрольные биты генерируются в соответствии с нулевым словом данных, причем на выходах ER ERM устанавливается сигнал высокого уровня. [41]
Если контролируемый блок содержит неправильный СВС и информация, записываемая в данный блок, не замещает содержимое данного блока полностью, то запоминающее устройства производит регенерацию данных этого блока ( включая контрольные биты), и новые данные в блок не записываются. Нормально содержимое данного блока может быть изменено только представлением целиком всего блока данных, который должен вводиться за один цикл памяти. [42]
Устройство управления представляет собой комбинационную схему, которая на основании входных управляющих сигналов формирует внутренние управляющие сигналы, которые обеспечивают следующие режимы работы микросхемы: начальная установка; прямая передача; генерация контрольных бит; обнаружение ошибки; коррекция ошибки; диагностика обнаружения ошибки; диагностика коррекции ошибки; внутреннее управление. [43]
Генератор признаков ошибки ( ГПО) генерирует признаки ошибки путем сравнения контрольных бит, считываемых с РКБ, с контрольными битами, сформированными ГКБ по данным, считанным с РДО и РД1, Если оба набора контрольных бит одинаковы, то ошибки нет, в противном случае либо - данные, либо контрольные биты содержат ошибку. Биты признаков формируются схемой исключающее ИЛИ по двум наборам контрольных бит. [44]
Структура сигнальной единицы. [45] |