Cтраница 2
И последнее, в блоке дифференцирования фактически может использоваться дифференцирующая С-цепь, вносящая большое ослабление в сигнал. Поэтому необходимо определить дополнительное усиление К, компенсирующее это ослабление реально получаемой производной. [16]
Выходной сигнал ФЭП подается на блок дифференцирования БД, на одном выходе которого появляются короткие импульсы в моменты передних пересечений, а на другом - задних, н на блок ДЕЛ, определяющий моменты времени, которые деляг положительные импульсы пополам, причем задержка в определении этих моментов блоком ДЕЛ равна требуемой и составляет 3 / 4 периода частоты вращения луча. [17]
Блок-схема дискретного корректирующего устройства на основе косвенного критерия оптимальности. [18] |
Каждый выброс производной на выходе блоков дифференцирования формируется в блоках 8 и 10 в импульсы положительной полярности, идущие далее на счетчики импульсов. Напряжения на коллекторах триггерных ячеек счетчика образуют код ( комбинацию сигналов), определяемый числом пришедших импульсов. При равенстве чисел переходов через нуль производной измеряемой величины на выходах звеньев дифференцирования коды совпадают и выходной сигнал блока сравнения отсутствует. Если числа импульсов на входе счетчиков не равны, то на выходе блока сравнения появится импульс несовпадения. [19]
Из (3.9) видно, что ошибка блока дифференцирования меняется во времени и тем больше, чем больше а - скорость изменения входной переменной. [20]
Рассмотрим еще один тип операционного усилителя - блок дифференцирования. [21]
Эта функция дифференцируется по аргументу t с помощью блока дифференцирования 6, выход которого действует на вход схемы программного останова. [22]
Почему в АВМ применяют преимущественно блоки интегрирования, а не блоки дифференцирования. [23]
Способ повышения порядка производной предполагает выделение искомой переменной и использование блоков дифференцирования при создании модели. Этот способ находит ограниченное применение, поскольку дифференцирующие блоки очень чувствительны к помехам. [24]
Предположим, что при помощи суммирования сигналов пропорционального блока и блока дифференцирования ( предварения) выполнен пропорционально-дифференциальный регулятор. [25]
Схема реального дифференцирующего звена. [26] |
Дифференцирование функции / ( р) рз по р осуществляется блоком дифференцирования ( усилители 9 - 12) по схеме реального дифференцирующего звена. Так как вычисление производится в режиме периодизации, то изменение коэффициентов для выработки следующего значения ядра F х j) осуществляется командой с блока управления. [27]
Два последних слагаемых в правой части этого равенства представляют собой ошибку блока дифференцирования от дрейфа пуля. [28]
Бяокхема алгоритма адаптивной регистрации с любым порядком аппроксимирующего полинома. [29] |
Устройство, реализующее алгоритм 4, содержит лишь одно вычислительное звено - блок дифференцирования - и сочетает простоту с высокой эффективностью. Поэтому такие устройства перспективны, а их разработка и дальнейшее исследование - важная задача. [30]