Cтраница 2
Водорегулирующий вентиль. [16] |
Дли проверки исправности блоков запоминания пускают обегание и поворачивают ручку корректора усилителя против часовой стрелки до отказа. Если при этом на блоке запоминания зажигаются и остаются горящими все лампы и если эти лампы последовательно погаснут при переводе корректора в край-пес положение по часовой стрелке, значит блоки запоминания исправны. [17]
Блок-схема алгоритма поиска с парными пробами. [18] |
Кружком на схеме обозначен блок запоминания память (, необходимый для функционирования алгоритма. В блок запоминания заносится значение Q ( x - f - g), которое после запоминания сразу поступает на выход этого блока. Направление движения запоминаемой и воспроизводимой информации показано на схеме пунктирной стрелкой. [19]
Схема ячейки блока запоминания арифметического устройства. [20] |
Для четкой работы ячейки блока запоминания наличие линии задержки обязательно, так как в противном случае импульс переноса будет накладываться на импульс смещения и работа триггера будет неопределенна. Время запаздывания линии задержки должно быть достаточным, чтобы импульс смещения и переходный процесс в триггере закончились до поступления импульса переноса. Задержка импульса переноса осуществлена на разрешающем устройстве совпадения. На один вход разрешающего устройства подается импульс переноса размытой формы; на другой вход разрешающего устройства подаются сдвинутые импульсы смещения ( СГИС), создаваемые специальным генератором. Эти импульсы отстают от импульсов смещения на требуемое время запаздывания импульса переноса. На выходе разрешающего устройства, при наличии импульса переноса, возникает сдвинутый импульс, который и переключает триггерную ячейку в другое положение. [21]
Полученное значение интеграла записывается в блок запоминания по соответствующему адресу. [22]
Поэтому в таких случаях используют блоки промежуточного запоминания изображения на спец. [24]
Поэтому в таких случаях используют блоки промежуточного запоминания изображения на спец. [26]
Схема разрешающего устройства совпадения с катодным выходом. [27] |
Передача кода числа с ячеек блока запоминания на сумматор производится через разрешающие устройства совпадения. Разрешающие устройства совпадения для этой цели выполнены на двойных триодах. [28]
Для сигнализации положения триггерных ячеек блока запоминания на пульте управления предусмотрены неоновые лампы. Эти неоновые лампы подключаются к анодам триггерных ячеек через свои катодные повторители. [29]
Ячейка для приема кода знака блока запоминания несколько отличается от остальных. Эта ячейка должна иметь возможность не только принимать коды, но и складывать их. Это требуется для таких операций, как умножение и деление, в которых знак произведения или частного равен сумме знаков сомножителей или делимого и делителя. Кроме того, при операции вычитания необходимо изменить знак вычитаемого на противоположный. Удобнее всего это сделать, установив в ячейке знака код 1 и прибавляя к этому коду код знака вычитаемого. [30]