Cтраница 2
Схемы блоков интегрирования и дифференцирования. [16] |
В блоках интегрирования ( интеграторах) используется способность емкости формировать напряжение на своих обкладках, пропорциональное интегралу тока через конденсатор по времени. [17]
На выходе блока интегрирования уравнений движения КА нам доступна информация о проекциях на оси, связанные с кабиной, вектора перегрузки n ( i), возникающего в реальном полете. [18]
Следовательно, передаточный коэффициент блока интегрирования равен произведению отношения масштаба интеграла к масштабу подынтегрального выражения на коэффициент при интеграле. [19]
Почему в АВМ применяют преимущественно блоки интегрирования, а не блоки дифференцирования. [20]
Тек - На выходе из блока интегрирования имеется ключ, с помощью которого вычисленные значения могут быть выведены на цифропечать. Этим же ключом включается подпрограмма расчета по ( 8) выбега хт ползуна при отключении задающего сигнала привода. Результат расчета также выводится на цифропечать. [21]
Блок БЗИ - блок задающий с-импульсным управлением ( блок импульсного интегрирования), выполняет функции интегрирующего задатчика с дистанционным импульсным управлением по трехпро-водной линии связи и обеспечивает запоминание выходного сигнала на неограниченное время, а также дистанционное дискретное изменение постоянной времени интегрирования. Блок БЗИ совместно с регулирующим прибором РП-4У может использоваться в качестве корректирующего ПИ-регулятора с аналоговым унифицированным выходным сигналом по току и по напряжению. [22]
Алгоритм расчета ТЭП ( рис. 30) состоит из блоков интегрирования на интервалах 1 ч, 8 ч, 24 ч; балансировки материальных потоков; собственно расчета показателей; вывода и хранения результатов расчета для составления отчетных документов за более длительный промежуток времени. [23]
Для исследования линейных САУ на МН-10М необходимо вставить в модель блоки интегрирования и суммирования БИС-1. Входные сопротивления блоков БИС-1 могут быть подключены к любому усилителю машины. Для сокращения длины коммутационных проводов желательно использовать сопротивления с усилителем, клеммы которого выведены на одном блоке с сопротивлением. Все блоки являются взаимозаменяемыми. [24]
Усилитель постоянного тока с двумя входами ( а и его условное обозначение ( б. [25] |
Таким же точно образом на усилителях с двумя входами можно строить блоки интегрирования и многие другие элементы, рассмотренные в предыдущих главах. [26]
Запоминающие регистры МОЗУ предназначены для преобразования последовательного кода, поступающего из блока интегрирования в параллельный код, с которым далее оперирует МОЗУ. Для МОЗУ ЦДА необходимо иметь два запоминающих регистра. Первый регистр является преобразователем последовательного кода в параллельный. Второй регистр является промежуточным и служит для управления разрядными усилителями записи. [27]
При построении структурных схем следует обратить внимание на распределение слагаемых между блоками интегрирования и суммирования: равномерное распределение слагаемых ( см. операторный метод) повышает точность аналоговых вычислений. [28]
Схема набора задачи m дифференциальному Ураввевию св. [29] |
Подобное умножение осуществляется подбором сопротивлений резисторов и делителей напряжения во входных цепях блоков интегрирования. [30]