Блок - цифровой отсчет - Большая Энциклопедия Нефти и Газа, статья, страница 3
Лучше помалкивать и казаться дураком, чем открыть рот и окончательно развеять сомнения. Законы Мерфи (еще...)

Блок - цифровой отсчет

Cтраница 3


Цифровые приборы находят достаточно широкое применение и при измерениях сопротивлений. На рис. 6.8 показан принцип работы цифрового моста переменного тока. Напряжение в диагонали моста, обусловленное отсутствием баланса, преобразуется и усиливается в сравнивающем устройстве СУ, после чего воздействует на блок автоматического управления БАУ. Этот блок осуществляет набор элементов переменных образцовых сопротивлений Z и Z2 до тех пор, пока не наступит уравновешивание. Одновременно БАУ управляет работой блока цифрового отсчета БЦО и с его помощью выдает цифровое изображение результата.  [31]

Основные технические данные прибора ВАБ-4 даны в приложении. В модифицированном образце этого вольтметра ВАБ-4М применена схема включения ПС, позволившая использовать один общий выпрямитель и фильтр, аналогичный схеме, примененной в ЦВО-1. Если исключение младших по индексу пороговых схем производить с помощью транзисторных переключателей, а коммутацию в блоке цифрового отсчета - - за счет перепада напряжения на коллекторах выходных транзисторов пороговых схем, то вместо электромагнитных реле в приборе оказывается возможным использовать для переключения компенсационной схемы магнитоуправляемые контакты, что позволяет обеспечить соответствующее увеличение быстродействия.  [32]

На рис. 8 - 22 приведена структурная схема следящего цифрового вольтметра, в котором для оценки всех разрядов измеряемого напряжения используется одна декада пороговых схем и две пороговые схемы ПС1 и ПС2 с порогами срабатывания, равными соответственно ступеням квантования первого и второго разрядов. Компенсационная схема КС выполнена в тетрадно-десятичном коде. Запоминающие регистры ЗРг представляют собой реверсивные счетчики с параллельно-последовательным занесением кода. Декада содержит девять пороговых схем. Сигнал с выхода декады, преобразованный шифратором Ш в соответствующую кодовую комбинацию, поступает на запоминающий регистр первого разряда ЗРг1, производя нужные переключения в компенсационной схеме КС и через дешифратор ДШ1 в блоке цифрового отсчета.  [33]



Страницы:      1    2    3