Cтраница 3
Блок регистров общего назначения РОН состоит из 16 шестнадцатиразрядных регистров, построенных на четырех ИС. Блок-двух-канальный и двухадресный, позволяет выдавать на магистрали А и В процессора одновременно содержимое двух регистров РОН. [31]
Схема процессора. [32] |
В блоке регистров БР все регистры могут быть разделены на программно-доступные и программно-недоступные. [33]
Структурная схема контрольно-считывающего устройства. [34] |
В блоке регистров ERG записываются сравниваемые коды в случае их совпадения. В режиме реперфорации ( размножения) электрические сигналы от регистров используют для пробивки кода на новой ленте. [35]
Cocran комплекта поставки моделей ЕС ЭВМ первой очереди отечественного производства.| Время выполнения основных. [36] |
Процессор имеет блок регистров, арифме-тическо-логический блок и блок микропрограммного управления. Арифметическо-логи-ческий блок выполняет операции над байтами. [37]
Операнды из блока регистров поступают в блок обработки, где в соответствии с кодом операции происходит ее исполнение и запись результата в блок регистров. По окончании исполнения операции осуществляется выработка признаков ( результат операции 0, 0) и запоминание их до окончания исполнения следующей операции. В дальнейшем указанная последовательность работы блоков повторяется. [38]
Выполняет функции блока регистров в процессоре или буферного интерфейса памяти в периферийных устройствах. Емкость матрицы регистров 32 х 2 слова по 9 бит. ИС состоит из двух частей. Каждая часть имеет матрицу памяти, усилители считывания, формирователь записи данных из шины AD ( BD) в матрицу памяти, дешифратор адреса, выходной 9-разрядный регистр данных, схему контроля четности данных и адреса и триггер ошибки. Шины данных - 9-разрядные двунаправленные; шины адресные - однонаправленные 5-разрядные. [39]
Остальные регистры блока регистров используются для хранения данных, поступивших перед их обработкой в АЛ У, из сверхоперативной памяти МП, выполненной на регистрах общего назначения, адреса возврата к выполнявшейся команде при прерывании программы н некоторых промежуточных результатов вычислений. [40]
В малых ЭВМ блок регистров чисел с плавающей точкой часто поставляется по дополнительному заказу. В микропроцессорах эти регистры могут входить в состав схемы отдельного кристалла ( корпуса) - арифметического расширителя. [41]
В малых ЭВМ блок регистров чисел с плавающей запятой часто поставляется лишь по дополнительному заказу. В микропроцессорах эти регистры могут входить в состав схемы отдельного кристалла ( корпуса) - арифметического расширителя. [42]
Структурная схема К1800РП6. [43] |
Микросхема К1800РП6 представляет собой двухадресный блок регистров и может быть использована в качестве быстродействующего буфера в микропроцессорных системах. Структурная схема К1800РП6 представлена на рис. 3.23. Основу составляет матрица регистровой памяти, в которую можно записывать и считывать информацию одновременно в разные регистры. Такая организация памяти позволяет одновременно обращаться к двум регистрам, используя независимые шины адресов и данных. [44]
Устройство управления одноадресной машины со смешанным управлением. [45] |