Cтраница 2
Микропрограммное управление процессором в своей основе имеет традиционную схему и состоит из памяти микропрограмм БОПО - БОПЗ ( рис. 60), системы дешифрирования содержимого операционных полей и выработки микроприказов ( сигналов микроопераций), входящей в состав блока режимов работы и блока формирования адреса следующей микрокоманды ( адреса БОП), который осуществляет выбор пути дальнейшего выполнения микропрограммы. [16]
Структурная схема КР 1801ВП1 - 033 в режиме интерфейса накопителя на гибких магнитных дисках. [17] |
Структурная схема КР1801ВП1 - 033 для режима интерфейса накопителя на гибких магнитных дисках ( НГМД) представлена на рис. 3.29. Рассмотрим назначение основных узлов. Режим работы микросхемы задается предварительно подачей на управляющие входы RCO - RC3 блока режима работы напряжения высокого уровня. [18]
Режим работы с построением квазиобъемного изображения ( рис. 4.24, г), близкого к аксонометрическому по информативной способности, является промежуточным. Чтобы получить такое изображение, производят развертку по строке по всем каналам и одновременно с помощью блока режимов работы БР формируют растр на экране индикатора ОИ, но начало развертки по горизонтали смещают на величину, пропорциональную номеру волноводного тракта. [19]
Структурная схема устройства ПУ ГРАНИТ. [20] |
На рис. 10.15 приведена структурная схема устройства ПУ. Для передачи и приема информации от КП в устройство ПУ включаются линейные блоки. Информация из лимии связи в блок режимов работы вводится после обнаружения адреса активного линейного блока. Каждая позиция счетчика адреса формирователем преобразуется в позиционный код, который через коммутатор подается на адресные шины всех блоков - четвертые входы линейных блоков, четвертые входы функциональных блоков передачи и приема информации. Одновременно на пятые входы линейных блоков и третий вход блока передачи информации подается сигнал 1 с первого выхода распределителя, который интерпретируется как сигнал опроса готовности. [21]