Блок - центральное управление - Большая Энциклопедия Нефти и Газа, статья, страница 2
Если существует искусственный интеллект, значит, должна существовать и искусственная тупость. Законы Мерфи (еще...)

Блок - центральное управление

Cтраница 2


По сигналам из блока центрального управления происходит передача информации, кратной выбранному шагу координатной сетки, из счетчиков координат в сдвиговый регистр координат с последующей выдачей в регистры индикации и в блок управления выдачей информации. Сдвиговый регистр выполняет преобразование параллельного двоично-десятичного кода координат в последовательный. Блок управления выводом информации формирует кадры информации. Кодировщик может работать в следующих режимах: запись начальных координат; выдача масштабных коэффициентов; кодирование точек, линий, контуров; выдача алфавитно-цифрового кода.  [16]

Процессор ЕС2052 содержит: блок центрального управления; блок арифметических и логических операций; управление оперативной памятью; блок внешних связей; блок контроля и диагностики; блок таймера и блок прерываний; пульт управления.  [17]

Формирование адресов микрокоманд осуществляет блок центрального управления БУ. В его функцию также входят синхронизация работы всех блоков УУ, дешифрация считываемых микрокоманд и выдача информации, определяющей функционирование блоков УУ. Конкретная последовательность микрокоманд определяется содержанием служебной информации, источниками которой служат канал, накопитель или блоки УУ.  [18]

19 Состав комплекта поставки моделей ЕС ЭВМ первой очереди производства социалистических стран. [19]

Процессор имеет в своем составе блок центрального управления, арифметическо-логический блок, блок десятичной арифметики и полей переменной длины, блок управления оперативной памятью, память ключей защиты, блок контроля и диагностики, блок прерываний, интервальный таймер, блок внешних сигналов связи, пульт управления и систему питания.  [20]

Блок центрального управления операцЬямл; Блок центрального управления операциями осуществляет связь между устройством центрального управления и всеми устройствами машины. Основными сигналами, поступающими на вход блока ЦУОп, являются сигналы с дешифратора команд и рабочие сигналы с блока ЦУ.  [21]

Дешифратор кода операций ( ДШКО) блока центрального управления расшифровывает операционную часть инструкции и обеспечивает формирование необходимых сигналов управления; одновременно устанавливается в состояние 1 триггер признака формата RR. Передача кода инструкции в РКМ необходима для того, чтобы освободить РКР для действий по распаковке очередной команды и сохранить этот код для обеспечения действий на завершающем этапе по записи в местную память результата выполнения операции. Ввод адресных частей кода инструкции в регистры адреса РА1 и РА2 блока местной памяти обеспечивает в дальнейшем выборку операндов.  [22]

Тип операции определяется управляющими сигналами из блока центрального управления. Результат операции, которому присваивается контрольный код, выдается в один из блоков, связанных с АЛБ. В АЛБ по результатам выполненной операции вырабатываются сигналы Для установки индикаторов переходов функциональных блоков УУ, которые ( индикаторы) указываются в кодах команд управляющей программы.  [23]

Блок АР предназначен для приема операндов из блока центрального управления и подготовки их для суммирования. В состав блока АР входят четыре 64-разрядных регистра и 2 дополнительных 8-разрядных регистра.  [24]

Процессор состоит из следующих основных блоков: блока центрального управления; арифметическо-логического блока ( АЛБ); блока десятичной арифметики и полей переменной длины ( АП); блока управления оперативной памятью; устройства памяти ключей защиты ( ПКЗ); блока контроля и диагностики ( КД); блока прерываний ( БП); интегрального таймера ( ТМ); блока внешних сигналов связи ( ВС); пульта управления системой ( ПУ); системы питания.  [25]

Блок АР предназначен для приема операндов из блока центрального управления и подготовки их для суммирования. В состав блока АР входят четыре 64-разрядных регистра и два дополнительных 8-разрядных регистра.  [26]

УК - блок управления командами возбуждается от блока центрального управления и посылает управляющие импульсы устройства управления командами.  [27]

Блок управления памятью осуществляет взаимодействие каналов и блока центрального управления с оперативной памятью, преобразование виртуального адреса в физический, буферирование наиболее часто используемых для обращения участков оперативной памяти, буферирование информации для каналов, коррекцию одиночной ошибки принятой из памяти информации. Блок управления содержит оперативную буферную память, память ключей защиты, блок буфера каналов, а также адаптер памяти.  [28]

Коррекция времени, или продвижение таймера, производится блоками центрального управления ( БЦУ) и АЛБ процессора. При работе таймера в режиме ТМН в РЧ1 [16-23] вводится содержимое РТМ, отвечающее 20 мс, если удовлетворяется каждый запрос блока таймеров. Код вычитания в этом случае представляет собой байт, содержащий единицы в 21 - м и 22 - м разрядах.  [29]

При выполнении записи в последовательно расположенные ячейки памяти с блоком центрального управления и блоком управ-ления памятью активно взаимодействует арифметическс-логиче-ский блок.  [30]



Страницы:      1    2    3    4