Блок - выработка - Большая Энциклопедия Нефти и Газа, статья, страница 2
Еще никто так, как русские, не глушил рыбу! (в Тихом океане - да космической станцией!) Законы Мерфи (еще...)

Блок - выработка

Cтраница 2


Если выходное значение блока выработки решения представляет собой единственное нечеткое множество В, то значение у можно определить с применением следующих двух методов.  [16]

В верхней части схемы расположен блок выработки Et.  [17]

Нечеткое множество А подается на вход блока выработки решения.  [18]

Далее они также в порядке очередности поступают на блоки выработки функции правдоподобия БФП.  [19]

В машинах с естественной последовательностью команд основным элементом блока выработки адреса команды является счетчик адреса команды. Он представляет собой регистр, в который в самом начале исполнения программы засылается адрес первой команды, а потом его содержимое автоматически увеличивается на единицу после завершения операции и таким образом получается адрес следующей команды.  [20]

Модель проверки соответствия входит в подсистему обратной связи как блок выработки решения, которое является результатом обработки по крайней мере двух входов: критерия из модели выхода и выборки действительного выхода процессора системы.  [21]

Необходимость выполнения сложных преобразований данных предъявляет известные требования к блоку выработки решений. В общем случае уменьшение степени переработки входной информации, необходимой для преобразования ее в желаемый ответ, повышает скорость передачи и улучшает управление.  [22]

Основными блоками АУ являются сумматор, регистр, преобразователь и блоки выработки управляющих сигналов ю и ср.  [23]

24 Структурная схема ввода - вывода ЦВМ ЕС - 1020. [24]

Каналы и пульт управления ЭВМ подключаются к остальным блокам процессора Пр через блок выработки общих сигналов управления БВОСУ. В нем вырабатываются сигналы для коммутации адресных, информационных и управляющих шин каналов и пульта управления с соответствующими шинами остальных электронных управляющих и оперативных блоков процессора. Блок формирования общих сигналов управления содержит следующие функциональные узлы: 1) формирования запроса на мультиплексно-селекторное прерывание; 2) управляющих сигналов считывание оперативного ЗУ, прием и др.; 3) приема информации с информационных шин оперативного ЗУ и передачи ее в регистры каналов, а также узел обратной передачи информационных сигналов; 4) передачи и приема сигналов между арифметическо-логическим блоком процессора и регистрами каналов; 5) выдачи - содержимого регистров ключей защиты.  [25]

Для выяснения существа метода преобразованных систем не имеет значения сложность структур преобразователя исходной информации и блока выработки управляющего сигнала.  [26]

Другой важный источник ограничений - фиксированная задержка около 300 мс, которая должна разделить последовательные выходы из блока выработки решений. Если информация поступает в блок выработки решения ранее 300 мс, занятых предыдущим решением, то до тех пор пока не закончится ПРФ, новое решение будет задерживаться. Эта рефракторная задержка не уменьшается с тренировкой, и именно поэтому при анализе деятельности слежения как замкнутого контура регулирования операторы представляются как сервомеханизмы прерывистого действия. Такие механизмы производят выборку информации и реагируют на изменения состояния системы не непрерывно, а в течение дискретных интервалов времени.  [27]

28 Схема подключения клавиатуры и индикатора микрокалькулятора к большой интегральной схеме согласно принципу временного разделения времени. [28]

Если, напрмер, нажимается клавиша [ Т ], то соединяются провод 3 с устройством ввода и провод С с блоком выработки импульсов опроса клавиатуры.  [29]

30 Схема управления двумя разрядами индикации. Высвечивается число 24 вверху - схема подключения управляющих сигналов, обеспечивающая реализацию принципа временного разделения. управляющий сигнал для одних и тех же сегментов каждой цифры общий, кроме того к каждой цифре подводится независимый управляющий сигнал от формирователя анодных импульсов. внизу - временные диаграммы управляющих импульсов. [30]



Страницы:      1    2    3    4