Cтраница 3
При частоте переброса триггера 450 кГц время переброса Гпер - 2 2 мкс и Тпер - / рас 1 5 мкс. [31]
Схема временного модулятора разомкнутого типа. [32] |
Для обеспечения надежного переброса триггера в исходное положение в момент начала периода обычно подается дополнительный импульс на вход триггера. [33]
Для обеспечения надежного переброса триггера в исходное положение при t 0 обычно подается дополнительный импульс на вход триггера. [34]
Схема временного модулятора разомкнутого типа. [35] |
Для обеспечения надежного переброса триггера в исходное положение в момент начала периода обычно подается дополнительный импульс на вход триггера. [36]
Задержки при перебросе триггера определяются формулами, полученными в § 7.7.1. Чтобы ими воспользоваться, представим как логическую матрицу ту часть триггера, через которую он перебрасывается ( в данном случае это транзисторы Т, Гз, Т % Т ц, Т в), а подключенную к выходу этой матрицы вторую часть собственно триггера ( на транзисторах Тг и Т) - как входной инвертор усилителей мощности. [37]
В первом режиме перебросы триггера достигаются либо подачей спусковых импульсов одинаковой полярности поочередно на каждый из транзисторов, либо подачей импульсов чередующейся полярности на один и тот же транзистор. Во втором режиме спусковые импульсы одной полярности подаются одновременно на оба транзистора. Переходные процессы в каждом из этих режимов имеют значительную специфику. Поэтому мы рассмотрим их раздельно. [38]
Рассмотрим более подробно переброс триггера, работающего в пересчетном режиме. [39]
В асинхронных системах переброс триггера начинается, как только изменяются входные потенциалы. Этот недостаток можно исключить, построив триггер на логических элементах И-ИЛИ-НЕ, каждый из которых имеет два входных транзистора. Один из них включает в схему триггера, а другой служит для переброса триггера после обработки входной информации, при этом во время обработки информации последний блокируется, не вызывая нарушения устойчивого состояния равновесия триггера. [40]
Схема триггера на униполярных транзисторах с запуском по объединенным стоковым входам. [41] |
Он открывается и происходит переброс триггера, Анлогичную схему можно построить и для запуска триггера на биполярных транзисторах по коллекторным входам. [42]
В режиме раздельных входов перебросы триггера происходят либо при подаче разнополярных импульсов на один вход, либо при поочередной подаче однополярных импульсов на базы или коллекторы соответствующих транзисторов, либо при поочередной подаче импульсов одной полярности на базу одного триода и импульсов другой полярности на коллектор второго триода. [43]
Таким образом, все требуемые перебросы триггеров производятся одним переносом почти одновременно. [44]
Необходимо заметить, что после переброса триггера в точке / форма входного сигнала не влияет на величину и форму напряжений на выходе. [45]