Cтраница 2
Последовательность В, полученная из В в результате переноса единицы от Ь к Ье, удовлетворяет всем перечисленным выше условиям. [16]
Из этого примера видно, что при сложении может происходить перенос единицы в следующий старший разряд. [17]
Напряжение на зажимах источника численно равно работе, затрачиваемой на перенос единицы положительного электричества по всему внешнему участку цепи. [18]
Число единиц, накапливающихся в каждом значащем разряде числа до переноса единицы в следующий разряд, определяется в конечном счете традицией. Это представление усвоить очень просто, но идея, заложенная в двоичной системе счисления, гораздо более глубока, плодотворна и обоснована, чем это обычно принято считать. [19]
На рис. 57 приведена блок-схема комбинационного сумматора параллельного действия с последовательным переносом единицы. [20]
![]() |
Параллельное выполнение операций на конвейере микропроцессора 8088. [21] |
CF ( carry flag), равен 1, если произошел перенос единицы при сложении или заем единицы при вычитании. В противном случае он равен нулю. Кроме того, CF содержит значение бита, который при сдвиге или циклическом сдвиге регистра или ячейки памяти вышел за их границы, и отражает результат операции сравнения. [22]
Первые четыре варианта соответствуют сложению разрядов двух двоичных чисел при отсутствии переноса единиц из младшего разряда, а последние четыре - при наличии переноса единицы. [23]
Компьютер исправляет полученный первоначально некорректный результат ( 6 вместо 7) переносом единицы из знакового разряда в младший разряд суммы. [24]
После выполнения операции сложения в разряде шестнадцати результата формируется нуль с переносом единицы в разряд тридцати двух. Здесь эта единица складывается с единицей и нулем слагаемых, приводя к появлению нуля в разряде тридцати двух результата и переносу единицы в разряд шестидесяти четырех. Единица переноса складывается с двумя единицами слагаемых, что обусловливает единицу в результате данного разряда и перенос единицы в следующий по старшинству разряд. В этом самом старшем разряде ста двадцати восьми единица переноса складывается с двумя нулями соответствующего разряда слагаемых, формируя единицу. [25]
Команды SUB и СМР устанавливают бит С, когда при вычитании необходим перенос единицы в левый бит слова; в противном случае они его сбрасывают. [26]
![]() |
Блок-схема параллельного накапливающего сумматора с одновременным переносом. [27] |
Время сложения двух чисел в параллельном сумматоре комбинационного типа при последовательном способе переноса единицы определяется в основном временем переноса между разрядами. [28]
![]() |
Схема одноразрядного сумматора двоичных чисел на два входа при различных комбинациях сигналов на входе.| Схема одноразрядного сумматора двоичных чисел на три входа. [29] |
Полученная таблица полностью совпадает с таблицей суммирования одноразрядных двоичных чисел с учетом переноса единицы в старший разряд. [30]