Cтраница 2
![]() |
Накапливающий сумматор параллельного действия с последовательным переносом. [16] |
В многоразрядных сумматорах накапливающего типа может быть также осуществлен параллельный и групповой перенос. [17]
Действие АУ основано на использовании принципа накапливающего сумматора с групповыми переносами единиц по тетрадам и октадам. Данные вводятся в АУ в параллельном прямом или обратном кодах в зависимости от знака числа. [18]
![]() |
Распределение входных и выходных сигналов по байтам сумматора в схеме формирования групповых переносов СГП. [19] |
В этом же полутакте вырабатываются и запоминаются в соответствующих регистрах групповые переносы и разрешения переносов. Их выработка также производится в два этапа. Для этой цели сказалось удобнее использовать дополнительный полусумматор ка три входа ПСМЗ ( см. рис. 6.6), в общих чертах повторяющий ПСМЗ, но имеющий несколько большую скорость работы. [20]
В арифметическом устройстве используется схема накапливающего СМ параллельного действия с групповым переносом. Как правило, один из операндов находится на регистре Р1 в прямом или обратном коде, что определяется знаком операнда. Второй операнд в прямом или обратном коде содержится в СМ. [21]
Команды 43, 46, 41 и 44 являются командами о групповых переносах чисел. При п0 переносу подвергается только одно число. [22]
![]() |
Одноразрядный двоичный сумматор на три входа ( а, - разрядный сумматор с последовательными переносами ( б и его условное графическое обозначение в структурных схемах ( в. [23] |
Большим быстродействием обладают сумматоры с ускорением распространения переносов, например схемы с параллельными и групповыми переносами. [24]
По способу формирования сигнала переноса параллельные многоразрядные сумматоры подразделяют на сумматоры с последовательным, параллельным и групповым переносом. Выбор схем переноса диктуется требуемым быстродействием сумматора. [25]
Микросхема представляет собой схему ускоренного переноса ( СУП) и предназначена для формирования групповых переносов при совместном использовании с центральным процессорным элементом ( ЦПЭ) или любой другой схемой, имеющей выходы предварительного просмотра переноса. Одна схема СУП позволяет организовать 16-разрядный сумматор на ЦПЭ или 32-разрядный на арифметико-логических схемах, имеющих 4 разряда. ИС имеет 17 информационных входов, 8 информационных выходов и 1 управляющих вход, который позволяет управлять выходом самого старшего переноса, переводя его в третье состояние. [26]
Микросхема представляет собой схему ускоренного переноса ( СУП) и предназначена для формирования групповых переносов при совместном использовании с центральным процессорным элементом ( ЦПЭ) или любой другой схемой, имеющей выходы предварительного просмотра переноса. Одна схема СУП позволяет организовать 16-разрядный сумматор на ЦПЭ или 32-разрядный на арифметико-логических схемах, имеющих 4 разряда. ИС имеет 17 информационных входов, 8 информационных выходов и 1 управляющий вход, который позволяет управлять выходом самого старшего переноса, переводя его в третье состояние. [27]
Максимальное время пробега циклического переноса составляет 0 8 мксек, благодаря использованию цепи группового переноса. Все 36 разрядов СМ разбиты на тетрады, а последние объединены в оксады. [28]
![]() |
Сумматор процессора ЕС-2030. [29] |
Полусумма s c - xt yt и конъюнкция pf xtyt используются в схеме групповых переносов СГП. [30]