Переход - процессор - Большая Энциклопедия Нефти и Газа, статья, страница 1
Какой же русский не любит быстрой езды - бессмысленной и беспощадной! Законы Мерфи (еще...)

Переход - процессор

Cтраница 1


Переход процессора из состояния работы в состояние стоп происходит посредством выполнения операции останова.  [1]

При переходе процессора в режим прямого доступа к памяти СК переводит выводы С1 и С2 в состояние, запрещающее передачу информации.  [2]

Прерывание или переход процессора в состояние стоп во время выполнения команды ПЕРЕСЫЛКА ДЛИННАЯ на коррекцию не влияет.  [3]

Запросы уровня ЗПД не вызывают перехода процессора на программу обслуживания устройств.  [4]

Сигнал ПРЕР выдается задатчиком для перехода процессора на программу обработки прерывания данного ВУ.  [5]

Получение разрешения от арбитра на передачу информации по ОШ может вызвать прерывание и переход процессора к программе обслуживания прерывания, вызванного данным устройством.  [6]

Стоп, устанавливающий признак результата 0, который вызывает выполнение разрешенных ждущих прерываний и переход процессора в состояние стоп.  [7]

Неотложные условия прерывания от схем контроля, которые были оставлены в ожидании обработки в период, когда бит стоп при сбое был равен 0, сохраняются и после того, как указанный бит становится равным 1, и не вызывают в этом случае переход процессора в состояние стоп при сбое.  [8]

Условие восстановления, обнаруженное во время выполнения процедуры прерывания, вызванной предыдущим условием прерывания от схем контроля, может быть либо объединено с другими условиями, либо не принято во внимание, либо оставлено в ожидании обработки. Подавляемое условие прерывания от схем контроля никогда не вызывает перехода процессора в состояние стоп при сбое.  [9]

Если попытка восстановления не удалась или механизм восстановления в данной модели отсутствует, то говорят, что имеет место нарушение. Условия машинной ошибки могут вызывать прерывания от схем контроля, прерывания ввода-вывода или переход процессора в состояние стоп при сбое.  [10]

Недопустимый СВС, связанный с регистром префикса, невозможно с гарантией зарегистрировать без искажений во время прерывания от схем контроля, так как значение префикса используется в самом процессе прерывания для преобразования реальных адресов в соответствующие абсолютные. Если бит стоп при сбое ( управляющий регистр 14, бит 0) равен 1, то недопустимый СВС в регистре префикса вызывает немедленный переход процессора в состояние стоп при сбое. Если этот бит равен 0, то недопустимый СВС в регистре префикса в зависимости от модели может либо вызвать переход процессора в состояние стоп при сбое, либо привести к формированию условия нарушения в системе.  [11]

Триггер 3-го разряда РБД находится в единичном состоянии во время выполнения микропрограммы гашения системы. Сброс и установка этого триггера производятся микропрограммно. Установка триггера 4-го разряда РБД в единичное состояние влечет за собой переход процессора в состояние останова перед выборкой очередной команды.  [12]

Если переключатель находится в положении стоп, то при совпадении адресов процессор переводится в состояние стоп. Момент, когда процессор переходит в состояние стоп, зависит от модели и типа обращения. Хранящиеся в ожидании обработки прерывания ввода-вывода, внешние прерывания или прерывания от схем контроля могут быть обработаны до перехода процессора в состояние стоп и после этого перехода.  [13]

Недопустимый СВС, связанный с регистром префикса, невозможно с гарантией зарегистрировать без искажений во время прерывания от схем контроля, так как значение префикса используется в самом процессе прерывания для преобразования реальных адресов в соответствующие абсолютные. Если бит стоп при сбое ( управляющий регистр 14, бит 0) равен 1, то недопустимый СВС в регистре префикса вызывает немедленный переход процессора в состояние стоп при сбое. Если этот бит равен 0, то недопустимый СВС в регистре префикса в зависимости от модели может либо вызвать переход процессора в состояние стоп при сбое, либо привести к формированию условия нарушения в системе.  [14]

Если команда изменяет содержимое ячейки памяти, из которой произведена предварительная выборка последующей команды, а для записи результата и выборки команды использованы различные логические адреса, то использование одной и той же ячейки реальной памяти может и не учитываться. Преобразованный логический адрес используется для предварительной выборки команды только в том случае, если соответствующие строки таблиц динамической переадресации присоединены и доступны. Если произведена предварительная выборка команд, то они интерпретируются только в рамках их выполнения при тех же самых логических адресах, по которым произведена их предварительная выборка. Если произведена предварительная выборка команд, все полученные таким образом копии сбрасываются в случае изменения в данном процессоре режима переадресации, при изменении параметров переадресации в управляющих регистрах 0 и 1 ( если динамическая переадресация действует), при временной отмене совмещения операций и при переходе процессора в состояние работа.  [15]



Страницы:      1    2