Cтраница 2
Покажем, что при отсутствии сигналов по входу jtC4 и при хг х2 1 схема находится в устойчивом состоянии. Пусть на выходе элемента 5 ( единичный выход триггера) имеется нулевой уровень напряжения. Поддержание нулевого уровня на выходе элемента 5 должно обеспечиваться подачей единичных сигналов по всем ее входам. Два из них нами уже рассмотрены. По третьему входу элемента 5 единичный сигнал поступает с выхода элемента 2, так как на счетном входе триггера нулевой потенциал. [16]
На рис. 3.6 а показано условное изображение микросхемы К155ИМ2, позволяющей находить двухразрядную сумму 2Si двух чисел А % А и BiB. Данный сумматор имеет вход PQ и выход Р переноса. Единичный сигнал на выходе, формирующий сумму согласно правилам сложения двоичных чисел, появляется при подаче единичных сигналов на нечетное число входов. [17]
На входы Б, Г подаются управляющие сигналы через постоянные дроссели Др3, Дри. В этом режиме используется только один выход И элемента. Часть воздуха с выхода Д стравливается через постоянный дроссель Дра. При подаче единичного сигнала давления на вход В или на вход Б происходит запоминание отклоненного состояния струи за счет действия обратной связи. [18]
Несинхронизируемый Т - триггер.| Синхронный Т - триггер ( а и временная диаграмма работы ( б 130. [19] |
Благодаря этому исключается возможность генерации сигналов из-за имеющихся в схеме обратных связей. Именно поэтому использование одноступенчатого RS-триггера в такой схеме исключено. Синхронный Т - триггер ( рис. 7.10) используется в тех случаях, когда последовательность единиц на входе необходимо представлять в виде потенциала, действующего в течение нескольких тактов. Запись в триггер происходит в момент подачи единичного сигнала по входу С, а смена состояния на выходе, как и в предыдущем случае, по отрицательному перепаду. Таким образом, данная схема ведет счет синхросигналов при Т-1. При 70 состояние триггера не меняется. Асинхронный Т - триггер может быть построен также с использованием D-триггера с динамическим входом синхронизации ( см. рис. 7.11) путем соединения выхода Q со входом D. [20]