Cтраница 1
![]() |
Временные диаграммы работы РУ55 в режиме ввода данных ( а и в режиме вывода ( б. [1] |
Буфер адреса / данных выполняет те же функции, что и в МП ВМ88, и содержит восемь двунаправленных усилителей с z - состояниями. Блок устройства управления воспринимает внешние сигналы управления и вырабатывает внутренние сигналы, управляющие работой всех блоков БИС. В первом хранится поступающее из МП управляющее слово, которое определяет режим работы портов ввода - вывода и содержит команды управления таймером. Во втором формируется информация о текущеем состоянии сигналов, сопровождающих работу портов в режиме с квитированием сообщений, и о завершении цикла счета в таймере. Отметим, что для РУС предусмотрена только операция записи, а для РСС - только операция чтения. [2]
![]() |
Структурная схема КМ1804ВУ4. [3] |
Буфер адреса имеет на выходе состояние Выключено и переводится в это состояние сигналом EY Разрешение выходов высокого уровня Источником информации для блока выбора адреса могут служить регистр адреса, стек, счетчик микрокоманд и входная шина DO-Dll. Управление выбором источника адреса осуществляет блок управления следующим адресом, который в зависимости от кода микрокоманды подаваемой на входы MNSO - MNS3, выполняет 16 микроинструкций. [4]
![]() |
Структурная схема КМ1804ВУ4. [5] |
Буфер адреса имеет на ьыходе состояние Выключено и переводится в это состояние сигналом EY Разрешение выходов высокого уровня. Управление выбором источника адреса осуществляет блок управления следующим адресом, который в зависимости от кода микрокоманды, подаваемой на входы MNSO - MNS3, выполняет 16 микроинструкций. При выполнении каждой микроинструкции одновременно с сигналами, управляющими работой отдельных узлов микросхемы, блок управления следующим адресом вырабатывает один из сигналов разрешения выбора внешнего источника адреса - VE, РЕ, ME, информация с которого подключается к шине D. В качестве внешнего источника могут использоваться регистр микрокоманд, преобразователь начального адреса или адрес вектора прерывания. Выполнение большинства микроинструкций ( 12 из 16) зависит от некоторого условия, в качестве которого выступает либо сигнал равенства нулю содержимого регистра адреса ( две микроинструкции), либо значение сигналов на входах СС Вход условия и ССЕ Разрешение условия, либо их совокупность. [6]
![]() |
Структурная схема КМ1804ВУ1. [7] |
Перевод буфера адреса в состояние Выключено осуществляется при подаче на вход EY Разрешение выходов Y напряжения низкого уровня. [8]
![]() |
Структурная схема КМ1804ВУ. [9] |
Перевод буфера адреса в состояние Выклю-чено осуществляется при подаче на вход EY Разрешение выходов Y напряжения низкого уровня. [10]
![]() |
Принцип двунаправленной, rj днных и алпеоа поелостав-передачи между внутренней и внеш - шин Данных и адреса., предосгав ней шинами данных ляя их в распоряжение внешних. [11] |
Буферы данных и буферы адреса обеспечивают связь центрального процессора с внешними шинами данных и адреса. Особенность буферов состоит в том, что в каждом разряде они используют логические элементы с тремя состо-яниями. [12]
МП КМ1810 состоит из следующих блоков: двунаправленного буфера адреса / данных, устройства сопряжения с каналом, устройства обработки информации, устройства управления и синхронизации. [13]
Регистр состояния каналов указывает, какой канал достиг условия конца счета. Буфер адреса предназначен для приема и выдачи кода адреса. Двунаправленные адресные шины АО-A3 в режиме программирования являются входами, выбирающими один из регистров, информация с которого должна быть считана или, наоборот, записана. В режиме обслуживания они являются младшими разрядами 16-разрядного адреса памяти. Выходы А4 - А7, имеющие состояние Выключено, предназначены для выдачи 4 - 7 разрядов 16-разрядного адреса памяти. [14]
Регистр состояния каналов указывает, какой канал достиг условия конца счета. Буфер адреса предназначен для приема и выдачи кода адреса. Двунаправленные адресные шины АО-A3 в режиме программирования являются входами, выбирающими один из регистров, информация с которого должна быть считана или, наоборот, записана. В режиме обслуживания они являются младшими разрядами 16-разрядного адреса памяти. Выходы А4 - А7, имеющие состояние Выключено, предназначены для выдачи 4 - 7 разрядов 16-разрядного адреса памяти. [15]