Cтраница 1
Быстродействие компаратора существенно зависит от уровня входного дифференциального сигнала. С увеличением входного сигнала до определенного значения время переключения уменьшается. Однако дальнейшее увеличение входного сигнала может привести к насыщению компаратора и снижению его быстродействия. В связи с этим в схеме двухстороннего ограничителя, приведенного на рис. 9.5 б, рекомендуется использовать диоды Шотки с малым падением напряжения. [1]
Быстродействие компаратора определяется временем преключения tnef из одного устойчивого состояния в другое устойчивое состояние. [2]
Быстродействие компараторов принято характеризовать временем восстановления / в. Это промежуток времени от начала сравнения до момента, когда выходное напряжение достигает порога срабатывания логической схемы. При использовании стандартной методики измерения ( рис. 5.1), когда на один вход подается напряжение перегрузки, равное 100 мВ, а на другой - перепад напряжения той же полярности, но большей амплитуды, время tz отсчитывается с момента, когда напряжение перегрузки и импульсное напряжение сравняются. [3]
Радикальный способ повышения быстродействия компаратора заключается в следующем. Имея систему выражений (1.8), подставим последовательно выражение для фц, и fk, начиная с k 1, в формулы для фк и fk соответственно. [4]
![]() |
Переходные характеристика компаратора. [5] |
Время задержки переключения компаратора - параметр, характеризующий быстродействие компаратора и определяемый как время реакции компаратора на положительный или отрицательный перепад напряжения. [6]
Параллельные АЦП обладают самым высоким быстродействием среди других типов АЦП, определяемым быстродействием компараторов и задержками в кодирующем устройстве. Недостатком их является необходимость в большом количестве компараторов. Так, для восьмиразрядного АЦП требуется 255 компараторов. Это затрудняет реализацию многоразрядных ( свыше 6 - 8) АЦП в интегральном исполнении. Кроме того, точность преобразования ограничивается точностью и стабильностью компараторов и резистивного делителя. [7]
Транзистор VT7 ( в диодном включении) ограничивает размах выходного сигнала в положительной области: при уровнях сигнала на выходе, больших 4 В, транзистор VT7 открывается и шунтирует дифференциальный выход второго каскада. Благодаря ограничению амплитуды значительно увеличивается быстродействие компаратора. [8]
Вторые эмиттеры ключевых каскадов служат входами стробирования. Использование импульсных транзисторов с барьерами Шотки значительно повысило быстродействие компаратора без изменения потребляемой мощности, поскольку исключено время выхода транзисторов из насыщения. [9]
Вторые эмиттеры ключевых каскадов служат входами стробирования. Использование импульсных транзисторов с барьерами Шотки значительно повысило быстродействие компаратора без изменения потребляемой мощности, поскольку исключено время выховд транзисторов из насыщения. Гарантируется стабильность выходного напряжения в широком диапазоне температур. [10]
Стабилитрон Д ] в эмиттерной цепи этого транзистора предназначен для сдвига уровня выходного сигнала с целью обеспечения совместительности компаратора по выходу с входами цифровых ТТЛ микросхем. Транзистор Т в диодном включении замыкает дифференциальный выход второго каскада, если размах выходного напряжения в положительной области превышает 4 В. Это способствует повышению быстродействия компаратора. [11]
Стробирование по каждому каналу позволяет поочередно опрашивать оба компаратора. По электрическим параметрам компараторы подобны. Коэффициент усиления компараторов меняется от температуры ( рис. 13.34, в) Изменение входного тока от температуры показано на рис. 13.34, г. Быстродействие компараторов зависит от амплитуды входного сигнала. [12]