Cтраница 1
![]() |
Укрупненная блок-схема системного проектирования. [1] |
Проектирование цифровых устройств состоит из большого количества частных взаимно связанных задач, решение которых обусловливает правильность и оптимальное соотношение параметров проектируемого устройства. [2]
Процесс проектирования синхронных цифровых устройств разделяется на несколько относительно независимых этапов. Первый этап состоит в словесной постановке задачи проектирования самим исполнителем или заказчиком, который может и не владеть аппаратом формального синтеза. [3]
При проектировании цифровых устройств на ИС могут использоваться не все их входы. Логический уровень 1 подается на неиспользуемые входы подключением их к источнику напряжения питания Vcc ( ТТЛ ИС) или VDD ( КМОП ИС), однако входы ТТЛ ИС серий 54 / 74, 54L / 74L, 54Я / 74Я и 545 / 745, в которых используются многоэмиттерные транзисторы, рекомендуется подключать к источнику питания через токоограничивающий резистор для защиты от скачков напряжения, возникающих, например, при включении питания. [4]
При проектировании цифровых устройств перед разработчиками стоит ряд задач, одной из которых является определение типа комплекса. Вопрос выбора комплекса тесно связан со всеми характеристиками разрабатываемого устройства: скоростью его работы, потребляемой мощностью, надежностью, стоимостью, заданными габаритами и др. Выпускаемые промышленностью различные комплексы на дискретных радиоэлементах, а также в интегральном исполнении дают возможность разработчику выбрать именно такой комплекс, который удовлетворяет требованиям, поставленным к устройству в целом. [5]
При проектировании цифровых устройств одной из важных задач является выбор серий микросхем, наиболее полно отвечающих предъявленным требованиям к их быстродействию, энергопотреблению, помехоустойчивости, нагрузочной способности. Помимо этих показателей в pa - счет также принимают функциональный состав серий, конструктивное оформление, устойчивость микросхем к внешним воздействиям и их надежность. [6]
При проектировании цифровых устройств на основе интегральных схем потенциального типа наибольшее распространение получили тактируемые триггеры, описанию которых будет уделено основное внимание в последующих главах. [7]
![]() |
Асинхронный /. - 5-триг-гер. [8] |
При проектировании цифровых устройств с применением триггеров кроме знания функции, выполняемой триггером, необходимо знать его основные схемотехнические параметры. [9]
![]() |
Схема счетчика по mod 7 на триггерах типов D и Т.| Схема счетчика по.| Граф переходов двоичного счетчика по mod 8. [10] |
При проектировании цифровых устройств особое значение имеют двоичные и двоично-десятичные счетчики, кодирование внутренних состояний которых выполнено с помощью двоичных и двоично-десятичных чисел. [11]
Книга посвящена проблеме проектирования быстродействующих микроэлектронных цифровых устройств ( БМЦУ), имеющих максимальную скорость безошибочной передачи дискретной информации по внутренним каналам связи, с учетом характеристик применяемых интегральных схем. [12]
Это позволяет при проектировании цифровых устройств уменьшить число используемых корпусов микросхем и потребляемую мощность. Необходимо отметить, что нагрузочные входы микросхем РТЛ и РЕТЛ потребляют ток с выхода нагружаемого элемента, а микросхемы ДТЛ и ТТЛ в одном логическом состоянии ( О или 1) отдают ток в нагрузку, а в другом потребляют его от нагрузки. Для МОП-микросхем нагрузка имеет емкостный характер. [13]
Это позволяет при проектировании цифровых устройств уменьшить число используемых корпусов микросхем и потребляемую мощность. Необходимо отметить, что нагрузочные входы микросхем РТЛ и РЕТЛ потребляют ток с выхода нагружаемого элемента, а микросхемы ДТЛ и ТТЛ в одном логическом состоянии ( О или 1) отдают ток в нагрузку, а в Другом потребляют его от нагрузки. Для МОП-микросхем нагрузка имеет емкосгный характер. [14]
Выбор серий ИС при проектировании цифровых устройств наиболее прост при учете только двух параметров: быстродействия и потребляемой мощности. [15]