Адресное пространство - Большая Энциклопедия Нефти и Газа, статья, страница 1
Одна из бед новой России, что понятия ум, честь и совесть стали взаимоисключающими. Законы Мерфи (еще...)

Адресное пространство

Cтраница 1


1 Запись таблицы для отображаемой страницы на компьютере с процессором Pentium. [1]

Адресное пространство полностью описывается списком своих описателей виртуальной памяти. Такая схема позволяет поддерживать несплошные адресные пространства, так как неиспользуемые области между отображаемыми областями не потребляют ресурсов.  [2]

3 Схема страничной организации по запросам. [3]

Адресное пространство, в котором работает задание при распределении памяти страницами по запросам, называют виртуальной памятью. Принципиально виртуальная память может быть больше имеющейся оперативной памяти.  [4]

5 Структурная схема графического системного процессора ТМ34010. [5]

Адресное пространство имеет объем 4 Гбайт, причем для обеспечения возможности действий над битовыми полями адресация может осуществляться с точностью до бита; так, например, данные могут быть взяты из 3-битового поля, дополнены и помещены в 12-битовое поле, находящееся в любой области памяти. Для растровых операций характерным действием является перемещение различных по размерам массивов пикселей в дисплейной памяти. Побитовая адресация памяти позволяет комбинировать в различных сочетаниях разрешающие способности экрана и задавать необходимое количество битовых плоскостей на пиксель.  [6]

Адресное пространство является линейным, и любой байт идентифицируется в нем с помощью указателя, который представляет собой одиночное слово данных, содержащее адрес слова памяти, а в двух младших битах - селектор требуемого байта этого слова. Указатель представляет собой число со знаком, величина которого лежит в диапазоне значений от максимального отрицательного до максимального положительного. Использование адресов со знаками позволяет выполнять операции сравнения значений указателей, как и числовых величин.  [7]

8 Запись таблицы для отображаемой страницы на компьютере с процессором Pentium. [8]

Адресное пространство полностью описывается списком своих описателей виртуальной памяти. Такая схема позволяет поддерживать несплошные адресные пространства, так как неиспользуемые области между отображаемыми областями не потребляют ресурсов.  [9]

Адресное пространство - это максимальное количество ячеек основной памяти, которое может быть непосредственно адресовано микропроцессором.  [10]

Адресное пространство определяет максимально возможное количество непосредственно адресуемых ячеек основной памяти.  [11]

Адресное пространство - совокупность всех адресов, к которым может обращаться микропроцессорная система.  [12]

Адресное пространство микропроцессора - совокупность адресов внутренних регистров, внутренних ЗУ и регистров ПУ, для обращения к которым достаточно содержимого регистра адреса микропроцессора.  [13]

Адресное пространство ЗУ разбито на 16 страниц по 64 слова. Такая организация памяти команд обусловлена спецификой выполнения команд передачи управления, что позволяет осуществлять переход как внутри текущей страницы ЗУ, так и в другую страницу. Адресация ЗУ осуществляется 10-разрядным счетчиком команд. Четыре старших разряда счетчика команд определяют номер страницы ЗУ, шесть младших - номер слова в странице. Содержимое счетчика команд с каждым командным циклом увеличивается на единицу, если выполняемая команда не является командой передачи управления. По командам передачи управления осуществляется как полная, так и частичная замена содержимого счетчика команд. Причем при выполнении некоторых типов команд передачи управления ( например, переход к подпрограмме) одновременно с записью в счетчик команд нового адреса ( адреса подпрограммы) происходит сохранение старого значения счетчика команд - адреса возврата. Адрес возврата записывается в верхний уровень стека - регистр SA. Стек организован в виде трех 10-разрядных регистров SA, SB, SC и обеспечивает три уровня вложения подпрограмм.  [14]

Адресное пространство ЗУ разбито на 16 страниц по 64 слова. Такая организация памяти команд обусловлена спецификой выполнения команд передачи управления, что позволяет осуществлять переход как внутри текущей страницы ЗУ, так и в другую страницу. Адресация ЗУ осуществляется 10-разрядным счетчиком команд. Четыре старших разряда счетчика команд определяют номер страницы ЗУ, шесть младших - номер слова в странице. Содержимое счетчика команд с каждым командным циклом увеличивается на единицу, если выполняемая команда не является командой передачи управ - ения. По командам передачи управления осуществляется как Полная, так и частичная замена содержимого счетчика команд. Причем при выполнении некоторых типов команд передачи управления ( например, переход к подпрограмме) одновременно с записью в счетчик команд нового адреса ( адреса подпрограммы) происходит сохранение старого значения счетчика команд - адреса возврата. Адрес возврата записывается в верхний уровень стека - регистр SA. Стек организован в виде трех 10-разрядных регистров SA, SB, SC и обеспечивает три уровня вложения подпрограмм.  [15]



Страницы:      1    2    3    4    5