Процессор - система - Большая Энциклопедия Нефти и Газа, статья, страница 1
Для нас нет непреодолимых трудностей, есть только трудности, которые нам лень преодолевать. Законы Мерфи (еще...)

Процессор - система

Cтраница 1


1 Структурная схема ЭВМ ЕС-1040. [1]

Процессор системы состоит из главного арифметического устройства, байтового арифметического устройства, сумматора порядков, памяти на регистрах и управляющего устройства.  [2]

У разных процессоров системы команд существенно различаются, но в основе своей они очень похожи. Количество команд у процессоров также различно.  [3]

Каждый из процессоров системы взаимодействует с процессорами-соседями, причем нагрузка на коммуникационную среду пропорциональна размеру промежуточных результатов вычислений. Вычислительная нагрузка на процессор зависит от размера отрабатываемого блока данных. Между различными процессорами периодически осуществляется синхронизация, причем взаимодействия процессов обычно хорошо структурированы и заранее предсказуемы.  [4]

Логическая независимость процессоров системы определяется возможностью их независимого функционирования. Для остальных компонентов эта независимость определяется возможностью их функционального подсоединения к одному или к нескольким процессорам ВС. На базе моделей ЕС ЭВМ предполагается в первую очередь построение ВС, состоящих из двух процессоров.  [5]

Коды передаются в процессор системы для последующей обработки.  [6]

7 Иерархическая ВС на базе четырех однопроцессорных ВК со связями через адаптеры АМС СМ. [7]

Выдачей команд записи процессором системы А по соответствующим адресам, лежащим в области адресов 68К - 72К окна ОША, автоматически преобразуемым с помощью АМС в адреса регистров НМД ОШВ подготавливается внепроцессорная передача массива информации из НМД ОШВ в область адресов 68К - 72К окна ОША. В процессе передачи массива адреса окна ОШВ автоматически преобразуются в адаптере в адреса заранее выбранной области памяти ОШ. Таким образом, АМС СМ позволяет системе А инициировать передачу НМД системы В непосредственно в свою память на уровне прямого доступа.  [8]

Оперативная память для всех процессоров системы доступна через коммутатор, на который, кроме того, возлагаются функции исключения неисправных блоков памяти и включения в работу резервных. Достоверность вычислений гарантируется развитой системой аппаратного контроля, охватывающей контролем как работу процессоров, так и работу по обмену информацией на всех уровнях системы.  [9]

Эти вычисления выполняются в процессоре системы управления путем извлечения из ячеек памяти ПЗУ и ОЗУ соответствующих значений параметров.  [10]

Мы ранее отметили, что процессор системы 1432 достигает быстрого доступа к текущему объекту домен посредством внутреннего регистра домена. Кроме того, выборка команды из текущего исполняемого объекта команды также сделана внутри процессора: два внутренних регистра ускоряют выборку команд. Регистр объекта команды содержит дескриптор доступа активизированного объекта команды, а регистр IP - смещение в разрядах внутри этого объекта.  [11]

12 Мульгимнкро - и мультимини-системы. а - жесткосвязанные. б. [12]

Это означает, что все процессоры системы имеют доступ ко всей разделяемой памяти и могут выбирать из нее команды на выполнение. В таких системах связанные процессоры разделяют ввод-вывод и другие системные ресурсы, а время межпроцессорного взаимодействия мало и соотносимо с временем цикла памяти.  [13]

При решении задачи предполагается, что процессоры системы имеют идентичные технические характеристики. Вычислительный процесс интерпретируется как множество заданий, которые подвергаются частичному упорядочению.  [14]

На практике т может определяться самым производительным процессором системы.  [15]



Страницы:      1    2    3    4