Cтраница 2
Устройство входит в состав всех модификаций универсального процессора и предназначено: для формирования адресов команд; выполнения всех действий при установлении связи с главной памятью; приема слов с командной информацией и формирования из кодов требуемых команд; приема кодов микроопераций; приема или формирования сигналов условий, необходимых для выполнения микропрограмм отработки команд, формирования контрольных разрядов для информации, выдаваемой в главную память; индикации содержимого наиболее важных регистров универсального процессора, ячеек главной памяти, а также различных сигналов, характеризующих состояние процессора в данный момент. [16]
Примерами систем, основанных на использовании замкнутых многопараметрических и многовариантных универсальных процессоров, могут служить системы BICEPS [6-3] и PROSPRO [6-4], в которых для задания исходной информации используются стандартные бланки. [17]
Универсальные программируемые базовые вычислительные модули представляют собой алгоритмически универсальные процессоры с индивидуальной памятью. В качестве базовых вычислительных модулей могут быть использованы серийные микро - ЭВМ и мини - ЭВМ. [18]
Устройство является агрегатным и входит во все модификации универсального процессора: обеспечивает переработку информации, представленной в виде двоичных чисел 32 - и 64-разрядного формата. Числа с плавающей запятой представляются в прямом коде. [19]
Устройство является агрегатным и входит во все модификации универсального процессора, предназначенного для выполнения арифметических и логических операций над символьной и десятичной информацией. [20]
Устройство является агрегатным и входит во все модификации универсального процессора, предусматривающего обработку информации с плавающей запятой. [21]
Устройство является агрегатным и входит во все модификации универсального процессора, предназначенные для пополнения арифметических и логических операций над символьной и цифровой информацией. [22]
Предназначено для размещения в нем адресуемых по программе регистров и дополнительных регистров универсального процессора систем на базе АСВТ. [23]
ММВК, являющийся развитием ЭВМ БЭСМ-6, представляет собой объединение с помощью параллельных высокоскоростных каналов основных универсальных процессоров ( в их число входят и ЭВМ БЭСМ-6), отдельных модулей оперативной памяти, специализированных периферийных машин, устройств связи с объектами по приему и передаче информации. [24]
Быстродействие АСОИЗ определяется временем преобразования сигнала в аналого-цифровом преобразователе и перераспределением процессов обработки изображения между универсальным процессором используемой ЭВМ и спецпроцессором и в лучшем случае оценивается приближенно единицами секунд. [25]
Существует ряд принципов разработки, иногда называемых принципами RISC, которым по возможности стараются следовать производители универсальных процессоров. Из-за некоторых внешних ограничений, например требования совместимости с другими машинами, приходится время от времени идти на компромисс, но эти принципы - цель, к которой стремится большинство разработчиков. [26]
В состав комплекса входят те же устройства, что и в состав комплекса М-2000, однако имеются некоторые существенные отличия: универсальный процессор обрабатывает информацию с фиксированной и плавающей запятыми. С помощью устройства защиты памяти обеспечивается защита массивов информации емкостью 262 144 32-разрядных слов. Использование в комплексе устройства внутренней памяти позволяет увеличить быстродействие универсального процесса примерно вдвое. Полупостоянное запоминающее устройство включается в главную память путем исключения одного из оперативных или постоянных запоминающих устройств. [27]
Устройство входит во все модификации универсального процессора и предназначено для формирования кодов микроопераций в соответствии с алгоритмами, записанными в односторонней памяти в виде микропрограмм, набор которых соответствует принятой системе команд универсального процессора. [28]
Предназначено для компоновки вычислительных комплексов систем на базе АСВТ, в которых оно обеспечивает формирование управляющих кодов в соответствии с алгоритмами, записанными в односторонней памяти в виде микропрограмм, набор которых соответствует принятой системе команд универсального процессора АСВТ. [29]
Устройство входит в состав всех модификаций универсального процессора и предназначено: для формирования адресов команд; выполнения всех действий при установлении связи с главной памятью; приема слов с командной информацией и формирования из кодов требуемых команд; приема кодов микроопераций; приема или формирования сигналов условий, необходимых для выполнения микропрограмм отработки команд, формирования контрольных разрядов для информации, выдаваемой в главную память; индикации содержимого наиболее важных регистров универсального процессора, ячеек главной памяти, а также различных сигналов, характеризующих состояние процессора в данный момент. [30]