Cтраница 1
Структурные схемы логических анализаторов. а - анализатор логических состояний. - анализатор временных диаграмм. [1] |
Анализаторы логических состояний используются для записи во внутреннюю память сигнала, внешнего по отношению к прибору, в качестве которого, как правило, используются стимулирующие сигналы, изменяющие логические состояния испытуемых схем. [2]
Анализатор логических состояний КОП 814 предназначен для наблюдений и анализа работы интерфейса типа КОП как отдельных приборов, так и систем на их основе. [3]
Приказы эмулятора. [4] |
Роль анализатора логических состояний в проектировании цифровых схем столь же важна, как и осциллографа при поиске неисправностей в аналоговых схемах. Осциллограф может одновременно индицировать до четырех сигналов ( напряжений) как функции времени. Часто точное значение напряжения не играет роли; интерес представляет только состояние каждого сигнала. Анализатор логических состояний одновременно опрашивает состояния нескольких входных сигналов ( обычно 16) при действии сигнала синхронизации и запоминает входные состояния во внутренней памяти. Дискретные входные данные можно затем индицировать на экране анализатора в формате 0 / 1, что дает пользователю фотоснимок действий в схеме. [5]
Рассмотренный режим работы анализатора логических состояний называют режимом НАЧАЛО. В этом режиме на дисплее отображается кадр из 16 слов, начинающийся с набранного слова. Оно представлено верхней строкой таблицы, а расположенные ниже строки соответствуют словам, записанным в регистрах после момента совпадения входного и набранного слов. [6]
Табличный дисплей применяется в анализаторах логических состояний. [7]
Структурная схема анализатора 814. [8] |
В режиме ПРИЕМ анализатор работает аналогично обычному анализатору логических состояний: информация, проходящая по КОП, заносится в память анализатора, а затем просматривается для выявления ошибок или сбоев. Запись информации в память происходит при помощи сигналов синхронизации. Скорость приема информации определяется временем удержания им линии ДП в низком состоянии. [9]
В одном из таких приборов объединены анализатор логических состояний и сигнатурный анализатор. [10]
Важным достоинством анализаторов логических временных диаграмм, которым не обладают анализаторы логических состояний, является возможность обнаружения ложных сигналов, представляющих собой импульсные помехи малой длительности. Их действие может нарушить нормальное функционирование системы, а в синхронном режиме их практически невозможно обнаружить. Схема расширяет короткие импульсы почти до длительности, равной интервалу дискретизации, что гарантирует регистрацию ложных импульсов. [11]
Различают три йида приборов, с помощью которых осуществляют логический анализ: анализаторы логических состояний, анализаторы логических временных диаграмм, генераторы логических синхросигналов. [12]
При поверхностной оценке описанной процедуры может показаться, что тестировать микропроцессорную систему анализатором логических состояний просто. Однако реальная процедура прослеживания последовательно меняющихся состояний сложна и продолжительна, а для интерпретации результатов анализа требуется специалист высокой квалификации, хорошо знающий тестируемую систему. Поэтому логические анализаторы более эффективны для испытаний обычных цифровых устройств, чем для контроля и диагностики ( особенного глубокой) микропроцессорных систем. Эти анализаторы применяют преимущественно в лабораторной практике, реже в производстве и совсем редко в условиях эксплуатации. [13]
С помощью логического анализатора можно также обнаружить неожиданные выбросы напряжения, которые иногда пропускает анализатор логических состояний. [14]
В соответствии со вторым требованием выпускаются 8 -, 12 -, 16 -, 32 -, 48 - и 64-канальные анализаторы логических состояний. [15]