Cтраница 4
Если уменьшить количество двоичных разрядов, используемых для кодирования цвета каждой точки, то можно сократить объем данных, но при этом диапазон кодируемых цветов заметно сокращается. [46]
СМЧ содержит 36 двоичных разрядов, один дополнительный разряд справа ( ДР) и три дополнительных разряда слева. СМП содержит два знаковых и семь двоичных разрядов. СМЧ используется для сложения мантисс, а СМП-для сложения порядков. Операция сложения на СМЧ выполняется в обратном коде, а на СМП - в дополнительном. Регистры Р1 и Р2 предназначены для хранения выбираемых из МОЗУ двух чисел, над которыми в АУ выполняется какая-либо операция. Содержимое сумматора и обоих регистров Р1 и Р2 выведено на панель сигнализации. [47]
Сумматор содержит 37 двоичных разрядов ( 35 цифровых и 2 знаковых разряда) и оперирует с числами, представленными в модифицированном обратном коде. Результат операции, исполненной в АУ, остается в сумматоре и может быть использован как исходное число для последующих операций. Посылка чисел в сумматор из памяти машины осуществляется через регистр, на котором числа записываются в прямом коде. Содержимое регистра подается в сумматор через преобразователь, осуществляющий преобразование числа в модифицированный обратный код. [48]
Укажите значения 4 двоичных разрядов на выходе счетчика ( рис. 7.13), если на обоих входах логического элемента И - НЕ ( выводы 2 и 3 ИС 7493) действует ВЫСОКИЙ уровень сигнала. [49]
Можно увеличить число двоичных разрядов, добавляя переключатели. Таким образом, сопротивление резистора R5 должно быть равно 9350 Ом. На входы ЦАП можно тогда подавать 5-разрядные двоичные числа и по-прежнему получать на выходе аналоговый выходной сигнал, изменяющийся от 0 до 3 В. [50]
Указатель - количество двоичных разрядов, достаточное для представления максимального числа вариантов. [51]
Действительно, число двоичных разрядов, отводимых под код операции, должно быть таким, чтобы можно было представить все выполняемые машинные операции. [52]
Логическим сложением двух двоичных разрядов а и ft называется операция, определяемая формулой а V Ь с. [53]
Структура двухадресной команды. [54] |
В первых 7 двоичных разрядах ( 04 - 6) размещается код операции. В разрядах 7 - И 0 располагаются номера индексных ячеек определенного индексного поля. В разрядах 114 - 23 и 244 - 36 размещаются адреса А1 и А2 операндов. [55]
Каждому списку соответствует свой двоичный разряд в коде режима, набираемого оператором на пульте управления ЦВМ при включении системы. [56]
Основной единицей памяти является двоичный разряд, который называется битом. [57]