Cтраница 2
По окончании микропрограммы деления необходимо очистить старшие разряды регистра ОР1, в которых находится последний остаток. [16]
Схема АЛУ для умножения целых - разрядных положительных двоичных чисел. [17] |
Так как по мере сдвига множителя вправо старшие разряды регистра множителя освобождаются, он может быть использован для хранения младших разрядов произведения, поступающих из младшего разряда сумматора частичных произведений. Для этого младший разряд регистра сумматора соединяется со старшим разрядом регистра множителя. [18]
ЦАП / ВХ то по команде компаратора старший разряд регистра сбрасывается в нуль, если ( / ЦАП ( - ВХ то в старшем разряде остается единица. Затем единица появляется в следующем по старшинству разряде регистра и снова происходит сравнение. После этого схема готовности данных вырабатывает сигнал о готовности АЦП к выдаче кода из регистра. [19]
Схема регистра параллельного действия.| Регистр параллельного действия на интегральных схемах класса ДТЛ. [20] |
На схеме условно показана запись единицы в старший разряд регистра, единичное состояние триггера, куда была записана эта единица, и код 1, считанный со старшего разряда регистра. [21]
В рассматриваемом случае по окончании формирования произведения несколько старших разрядов регистра ОРЗ обязательно содержат пули. Количество нулей определяется следующими обстоятельствами. Еще один нуль может появиться в запасном разряде в результате предварительного сдвига множимого. [22]
Для этого младший разряд регистра сумматора соединяется со старшим разрядом регистра множителя После выполнения операции умножения старшие разряды произведения будут находиться в регистре сумматора, младшие регистре множителя. Здесь все три регистра имеют одинаковую длину равную количеству разрядов сомножителей. [23]
Для этого младший разряд регистра сумматора соединяется со старшим разрядом регистра множителя После выполнения операции умножения старшие разряды произведения будут находиться в регистре сумматора, младшие в регистре множителя. Здесь все три регистра имеют одинаковую длину, равную количеству разрядов сомножителей. [24]
Последовательность действий в каждом цикле выполнения умножения определяется старшим разрядом регистра множителя. [25]
Последовательность действий на каждом шаге выполнения умножения определяется старшим разрядом регистра множителя. [26]
Первый реквизит дата закрытия тома МЛ расположен в старших разрядах регистра, занимает четыре тетрады и состоит из двух элементов: числа и месяца закрытия тома МЛ. [27]
Схема управления грубой ступенью предназначена для расшифровки состояния трех старших разрядов регистра: преобразователя. Код триггеров 9 и 10 расшифровывается диодным дешифратором. Так как триггеры регистра преобразователя не имеют парафазных выходов, то на входе диодного дешифратора имеются два инвертора. Четыре выхода диодного дешифратора через эмиттерные повторители подаются на вертикальные шины диодно-трансформаторной матрицы грубых ступеней. [28]
В левом варианте ввод числа происходит, начиная со старшего разряда регистра без сдвига информации вправо. [29]
Следует иметь в виду, что при делении модулей целых чисел старшие разряды регистров РСМ и PJ не могут быть использованы для представления делимого и делителя соответственно, так как при сдвиге в регистре РСМ влево на один разряд возможна потеря цифры очередного остатка делимого. В связи с этим в рассматриваемом далее примере предусмотрен дополнительный разряд в регистре РСМ и сумматоре СМ. [30]