Cтраница 1
Значащие разряды чисел могут размещаться в разрядах регистров ЗУ по-разному. [1]
Классическая поеледователыюстная схема. регистры памяти и комбинационная логика. Эту схему можно легко реализовать с использованием однокристальных регистровых ПМЛ ( разд.. [2] |
МЗР-младший значащий разряд, а изогнутые стрелки, облегчающие понимание, указывают, какими перепадами вызываются изменения сигналов. [3]
СВП имеет значащие разряды ( не отсутствует) лишь при наличии критических комбинаций. [4]
Формат управляющего слова. [5] |
Уменьшение числа значащих разрядов в мантиссе внутреннего формата представления данных не приводит к увеличению скорости выполнения операций сопроцессором. [6]
Уменьшение числа значащих разрядов при вычитании близких по величине чисел, часто приводящее к снижению точности численных расчетов. [7]
Оператор подсчета значащих разрядов может участвовать в операциях засылки, использоваться в арифметических или логических операциях. [8]
Для передачи значащих разрядов кода могут применяться импульсы с отличающимся качественным признаком или значащие разряды могут передаваться импульсами, остальные разряды - интервалами. [9]
Поэтому в старших значащих разрядах должны использоваться приборы с малой утечкой. [10]
Схема микропрограммы цикла деления и окончания операции. [11] |
Вместе с анализом значащего разряда и соответствующей ему комбинации разрядов остатка и признаков корректировки делителя в каждом цикле проверяется количество пройденных циклов. [12]
Фиксация запятой перед старшим значащим разрядом удобна в том отношении, что произведение двух чисел всегда меньше 1 и, следовательно, не выйдет за пределы разрядной сетки. [13]
До тех пор, пока старший значащий разряд делимого не окажется в ( п - 1) - ом разряде ОР1, вычисляемые разряды частного заведомо будут равны нулю. Когда старшие разряды делимого и делителя перекроются, при некотором соотношении величин операндов уже при первом вычитании получается отрицательный остаток. [14]
Рассмотрим итерацию переноса из старшего значащего разряда. [15]