Cтраница 3
Различные варианты кодов используются для автоматического обнаружения и исправления ошибок, для реализации логических операций с минимальными затратами. Так, для вычитания в микропроцессорах применяется дополнительный код, позволяющий заменить операцию вычитания сложением. Наиболее компактным и емким является двоичный ( бинарный) код, который позволяет снижать число разрядов до минимума. Для диалогового режима МАП и человека бинарный код неудобен; в этом случае используют двоично-десятичный, шестнадцатеричный или семисегментный код. Для мнемосхем наиболее рациональным является позиционный код. Наиболее помехозащищенными и удобными при высокочастотных преобразованиях являются коды Фибоначчи. [31]
Типовые схемы Диодных логических элементов для отрицательного ( а и положительного ( б сигналов. [32] |
На рис. 11 - 16 изображены диодные переключающие схемы, обычно используемые для реализации логических операций. [33]
Логические элементы, приведенные в табл. 5, образуют полный комплект, необходимый для реализации логических операций двух независимых переменных. [34]
Так как в реле применяют Магнитоуправляемые контакты, имеющие только замыкающие контакты, для реализации логической операции ОТРИЦАНИЕ используют реле специальной конструкции. [35]
При нажатии кнопки Исходное состояние происходит возврат всей схемы машины, в том числе и цепи реализации логических операций, в исходное состояние. [36]
Разработаны три модификации логических устройств с искро-безопасными входными цепями: Логика-1, Логика-2 и Ло-гика - 3, различающихся числом каналов для реализации логических операций и отработкой управляющих сигналов на исполнительные механизмы. [37]
Схемы триггеров со счетным входом на турбулентных усилителях. [38] |
Из рассмотрения таблицы следует, что наличие четырех входов в каждом элементе значительно расширяет возможности выбора логической цепочки по разным входам при реализации сложных многовходовых логических операций. [39]
Обозначение логических эле-ментов на схемах ( а и реализация различных логических фукнций с помощью элементов И-НЕ ( б.| Функциональная схема для выполнения заданной ФАЛ. [40] |
На рис. 1.3.1, а показаны обозначения ЛЭ, а на рис. 1.3 - 1, б - функциональная полнота системы элементов И-НК, т-е - реализация логических операций НК, ИЛИ, И только с помощью одной операции Шеффера И-НК. [41]
Другое недавнее предложение ( [ GeC ]) - использовать отдельную молекулу как квантовый регистр, представляя кубиты ядерными спинами отдельных атомов с использованием взаимодействий через химические связи для реализации логических операций с несколькими битами. Начальную технологию этого проекта обеспечивает классическая техника ядерного магнитного резонанса, разработанная еще в 40 - х годах, которая позволяет работать со многими молекулами одновременно. [42]
Для выполнения логических операций можно воспользоваться устройством, структурная схема которого приведена на рис. 7.7. Исходные операнды размещаются в регистрах Pel и РгЗ, откуда побайтно можно переносить их содержимое в РгС и РгД соответственно. Для реализации требуемых логических операций используется схема однобайтовых логических операций СОЛО, входящая в состав АЛУ и являющаяся комбинационной схемой, позволяющей реализовать поразрядные операции логического умножения И, логического сложения ИЛИ и суммирования по модулю 2 над двумя однобайтовыми операндами. [43]
Для выполнения логических операций можно воспользоваться устройством, структурная схема которого приведена на рис. 6.7. Исходные операнды размещаются в регистрах Рг1 к РгЗ, откуда побайтно можно переносить их содержимое в РгС и РгД соответственно. Для реализации требуемых логических операций используется схема однобайтовых логических операций СОЛО, входящая в состав АЛУ и являющаяся комбинационной схемой, позволяющей реализовать поразрядные операции логического умножения И, логического сложения ИЛИ и суммирования по модулю 2 над двумя однобайтовыми операндами. [44]
Для реализации логической операции НЕ нужна схема только с одним входом и одним выходом, которая работала бы следующим образом: па выходе схемы потенциал должен возникать только при отсутствии сигнала на входе, а при наличии потенциала на входе напряжение на выходе должно равняться нулю. [45]