Микропроцессорная реализация - Большая Энциклопедия Нефти и Газа, статья, страница 2
Второй закон Вселенной: 1/4 унции шоколада = 4 фунтам жира. Законы Мерфи (еще...)

Микропроцессорная реализация

Cтраница 2


В этих условиях для обеспечения максимального быстродействия и надежности проектируемого управляющего устройства, реализуемого на базе микропроцессорных наборов, целесообразно строить полную параллельную декомпозицию автомата. Схема микропроцессорной реализации автомата, соответствующая полной параллельной декомпозиции, приведена на рис. 5.4, а. В результате каждой компоненте разложения соответствует микропроцессорная система ( МПС), а устройство управления в целом реализуется в виде микропроцессорной сети.  [16]

На основе известных результатов, вытекающих из теории статистического синтеза алгоритмов обнаружения сигналов, и оценки их параметров, излагаются возможности практической реализации таких устройств на современной элементной базе, в частности на микропроцессорной. Специфика микропроцессорной реализации радиотехнических устройств заключается в разделении алгоритмов обработки на тесно взаимодействующие между собой аппаратную и программную части. С этих позиций рассмотрены особенности проектирования устройств поиска и обнаружения, временной фиксации и дискриминиро-вания сигналов.  [17]

18 Пример СИС ( 2. [18]

Фактически система имеет четырехкратную избыточность. Однако при невысокой стоимости аппаратуры ( например, микропроцессорной реализации устройств) и ее конструктивной законченности ( устройство размещается на одной плате) такая реализация оправдана и имеет ряд достоинств. К ним относятся простота разработки самопроверяемых блоков, удобство эксплуатации, ремонтопригодность.  [19]

Такое описание справедливо при условии, что время выполнения инструкции присваивания и время проверки условия ВХОД 1 существенно меньше секундного диапазона. При реализации устройства управления на интегральных элементах это условие выполняется практически всегда, однако при микропроцессорной реализации и работе в микросекундном диапазоне для правильной временной работы необходимо делать соответствующие поправки, так как выполнение даже простейшей инструкции присваивания однокристальным микропроцессором требует нескольких микросекунд.  [20]

В настоящее время разрабатываются СМ ЭВМ второй очереди. Основу их схемного построения составляют интегральные схемы БИС и микропроцессоры, используемые для создания программируемых контроллеров ( блоков местного управления) периферийных устройств и микропроцессорной реализации моделей СМ ЭВМ.  [21]

Выполнение всех внутренних инструкций начинается одновременно. Инструкция параллельного выполнения считается законченной, если все внутренние инструкции выполнены. В настоящей реализации языка внутренними инструкциями могут быть либо инструкции логического присваивания, либо условная инструкция с инструкциями логического присваивания внутри. При таких ограничениях одновременность микропроцессорной реализации соответствует параллельной работе микропроцессора под словом. Без этого ограничения или если в инструкции параллельного выполнения более восьми внутренних инструкций, микропроцессорная реализация устройства управления на серии 580 представляет собой многопроцессорную синхронизированную схему.  [22]

23 Количество фирм, производящих МП / МК ( кроме процессоров DSP и сетевых. [23]

Из рисунка видно, что возросло число этапов работы. Вновь введенные этапы позволяют проектировщикам обнаружить на этих новых этапах моделирования и верификации большее число ошибок и нестыковок между программами и аппаратурой. Те ошибки, которые прежде обнаруживались только на этапах комплексной отладки, теперь, как правило, обнаруживаются на более ранних этапах проектирования в процессе моделирования. Рассмотрим последовательно основные этапы проектирования фрагментов, ориентированных на микропроцессорную реализацию.  [24]

Выполнение всех внутренних инструкций начинается одновременно. Инструкция параллельного выполнения считается законченной, если все внутренние инструкции выполнены. В настоящей реализации языка внутренними инструкциями могут быть либо инструкции логического присваивания, либо условная инструкция с инструкциями логического присваивания внутри. При таких ограничениях одновременность микропроцессорной реализации соответствует параллельной работе микропроцессора под словом. Без этого ограничения или если в инструкции параллельного выполнения более восьми внутренних инструкций, микропроцессорная реализация устройства управления на серии 580 представляет собой многопроцессорную синхронизированную схему.  [25]



Страницы:      1    2