Cтраница 4
Во второй и третьей ступенях сигналы Ь, и bt, du d получаются аналогичным образом. Поэтому сигнал d высокого уровня указывает на - то, что 8-разрядный код X ( 0 - 7 ] - четный. Результат свертки сравнивается схемой сравнения со значением контрольного разряда xs, сформированным по условию нечетности. Для выявления отказов в основном и контрольном оборудовании, в результате которых на обоих выходах схемы СР могут появиться низкие уровни потенциала, имеется на выходе дополнительная схема ИЛИ-НЕ. Она вырабатывает сигнал ошибки СО2, когда на обоих выходах схемы сравнения устанавливаются сигналы низкого уровня. [46]
При последовательной передаче данных контроль по четности легко реализуется путем использования триггера со счетным входом, на который поступает передаваемая информация. После прохождения всех информационных символов он должен оказаться в состоянии 0, если число единиц было четным, или в состоянии 1, если число единиц нечетно. Состояние триггера после прохождения слова представляет собой значение контрольного разряда. [47]
Байт информации, принимаемой извне по входным шинам ВХ-ШО - ВХ-Ш7, поступает в регистр приема информации внешних линий ( РПИВЛ) по сигналу ВХ-ЛЗП. Чтение из РПИВЛ на магистраль Ml [ 24 / 31 1 происходит по микроприказу Ml: : РПИВЛ. Регистр РПИВЛ в своем составе также содержит схему формирования значения контрольного разряда. [48]
Это необходимо для того, чтобы как можно быстрее запомнить значение контрольных разрядов принятой на магистраль информации, так как после окончания синхросерии С1 информация на магистрали может измениться. Это случается, например, в результате маскирования. Контрольные биты двух тетрад одного байта поступают на схему формирования сигнала ошибки, которая представляет собой одноразрядный двоичный сумматор СМ. На третий вход сумматора поступает значение контрольного разряда байта числа, при - нятого на магистраль. Контроль числа байтов всех трех магистралей построен одинаково. [49]
Схема управления БПРУ обеспечивает поочередное подключение РПСИВЛ1 и РПСИВЛ2 к внешним линиям и к магистрали Ml. Она также осуществляет сброс РПСИВЛ1 или РПСИВЛ2 после передачи его содержимого на магистраль. Входные сигналы ВС-0 - ВС-7 через усилители-приемники ( УПМ) поступают на РПСИВЛ, причем на тот из них, который в данный момент подключен к внешним линиям. РПСИВЛ в своем составе имеет схему формирования значения контрольного разряда. Это необходимо, так как синхросигналы и информация внешних линий им не сопровождается, а чтение информации на магистраль предполагает обязательное наличие побайтного контроля. После того как содержимое соответствующего РПСИВЛ выдано на магистраль, регистр сбрасывается в нулевое состояние. [50]