Cтраница 1
Регистры кодов условий обеспечивают хранение следующих условий: отрицательный результат; нулевой результат; 4-разрядный перенос; 8-разрядный перенос; переполнение. [1]
Механизм денормализации.| Определение целой части результата. [2] |
Регистр кодов условий определяет текущее состояние процессора для пользователя. На регистр кодов условий воздействуют арифметические и логические операции, операции пересылки и инструкции, оперирующие непосредственно с содержимым регистра. После сброса все биты CCR устанавливаются в нуль. [3]
Формат коротких команд условного перехода. [4] |
В большинстве процессоров с регистром кода условий используется 15 стандартных условий перехода, приведенных в табл. 8.3; пары ВСС - BHS и BCS - BLO представляют собой символические обозначения одних и тех же машинных команд. С помощью команд перехода, приведенных в верхней части таблицы, производится проверка состояния отдельных разрядов условий. [5]
Устройство MAC. [6] |
При использовании регистра расширения аккумулятора бит переполнения в регистре кодов условий всегда установлен в единицу. Расширения знака обеспечивается автоматически при записи в 56-битный аккумулятор А или В 48-битного или 24-битного операнда. Если записывается 24-битный операнд, LSP автоматически заполняется нулями для представления операнда в 56-битной форме. [7]
SR состоит из регистра режима MR, занимающего 8 старших битов и регистра кодов условий CCR, занимающего 8 младших битов. Регистр статуса сохраняется в стеке при выполнении программного цикла, подпрограммы или прерывания. [8]
Состояние n - го бита до изменения сохраняется в бите переноса С в регистре кодов условий. Инструкция выполняет чтение-модификацию-запись и использует два обращения к приемнику в ходе выполнения операции. Инструкция может использовать всю память, доступную при изменяемом режиме адресации. [9]
Внутренние регистры устройства MC68881. [10] |
В этом регистре находятся лишь признаки исключительных ситуаций, выработанные при выполнении последней операции, а в регистре кода условия размещаются результаты последней операции сравнения. В регистре адреса команды содержится адрес памяти, заданный основным процессором для последней команды, исполненной сопроцессором. Роль регистра адреса команды состоит в указании адреса команды, при выполнении которой имела место ошибка в ходе обработки аппаратного прерывания по, особой ситуации. [11]
Регистр кодов условий определяет текущее состояние процессора для пользователя. На регистр кодов условий воздействуют арифметические и логические операции, операции пересылки и инструкции, оперирующие непосредственно с содержимым регистра. После сброса все биты CCR устанавливаются в нуль. [12]
Тестирует п-ый бит операнда приемника D, устанавливает его в 1 и сохраняет в операнде приемника. Состояние п-го бита до изменения сохраняется в бите переноса С в регистре кодов условий. [13]
Тестирует п-ый бит операнда приемника D, сбрасывает его в нуль и сохраняет в операнде приемника. Состояние n - го бита до изменения сохраняется в бите переноса С в регистре кодов условий. Инструкция выполняет чтение-модификацию-запись и использует два обращения к приемнику в ходе выполнения операции. Инструкция может использовать всю память, доступную при изменяемом режиме адресации. [14]
Микросхемы представляют собой 32-разрядный микропроцессор и предназначены для построения микро - ЭВМ. В состав ИС входят регистр микрокоманд, блок управления и синхронизации, ПЗУ констант, регистры адреса ОЗУ, блок контроля четности, ОЗУ, регистр размера сдвига, сдвигатель, стек, программный счетчик, шина данных D, регистр сдвигателя, АЛУ, регистры аккумуляторы, шина данных ID, таймер, буфер ввода / вывода шины данных, регистр кодов условий, регистр прерываний. Арифметическо-логическое устройство ( АЛУ) выполняет 7 логических, 8 арифметических операций и операцию шаг умножения над 32-разрядными данными. Регистр микрокоманд принимает со входов MINS и хранит в течении цикла 21-разрядную микрокоманду. ОЗУ представляет собой набор из 47 32-разрядных регистров. [15]