Cтраница 3
При поступлении первого импульса ыс кодовые импульсы из регистра множимого РМ2 передаются в накапливающий сумматор НС. Если в это время в старшем разряде множителя находится единица, то множимое всеми своими разрядами одновременно переходит через схемы элемента И и переписывается в младшие разряды НС. Следующий за этим тактовый импульс сдвига ысд сдвигает содержимое сумматора и регистра множителя PMi на один разряд влево, в сторону старших разрядов. [31]
Регистр множителя при этом должен иметь цепи сдвига вправо, регистр множимого - цепи сдвига влево, а сумматор частичных произведений не содержит uenei i сдвига. [32]
Регистр множителя при этом должен иметь цепи сдвига вправо, регистр множимого - цепи сдвига влево, а сумматор частичных произведений не содержит цепей сдвига. [33]
Умножение чисел по второму способу осуществляется путем нередачи чисел из регистра множимого в сумматор через вентили. Вентили, как и в первом случае, управляются регистром множителя, и числа в сумматор поступят из регистра множимого лишь в том случае, если очередная цифра, начиная со старшего разряда, поступающая на вентили из регистра множителя, будет единицей. Перед очередным тактом умножения сумма накопленных в сумматоре произведений сдвигается влево. Для управления вентилями содержимое мяожителя в регистре сдвигается влево, выдавая на выход в каждый такт умножения цифру одного разряда. Умножение, как и в первом случае, продолжается до тех пор, пока не закончится умножение на все разряды множителя. [34]
Условное графическое обозначение КМ1802ВР4. [35] |
Микросхема включает в себя ряд устройств, в том числе: регистр множимого ( регистр X), регистр множителя ( регистр У), триггер округления, блок умножения, сдвигатель, регистры младшей и старшей частей произведения и выходные буферные каскады младшей и старшей частей произведения. [36]
Регистр множителя np: i этом должен иметь цепи сдвига вправо, регистр множимого - цепи сдвига влево, а сумматор частичных произведений не содержит цепей сдвига. [37]
Для получения ошибки округления не больше заданной число разрядов в сумматоре и регистре множимого увеличивают на яд. Тогда сумматор и регистр имеют по п пл разрядов. [38]
В состав ИС входят 16 - разрядный входной / выходной регистр; 16 - разрядный регистр множимого; 16-разрядный регистр множителя; 16-разрядный регистр выдачи младшей части произведения; 16-разрядный регистр выдачи старшей части произведения; блок формирования признаков, блок умножения матричного типа и блок синхронизации. [39]
Пример на умножение двоичных чисел. [40] |
Число разрядов в регистре произведения должно быть в 2 раза больше числа разрядов в регистре множимого. [41]
Для выполнения операции умножения - разрядных двоичных чисел без округления необходимо иметь в сумматоре и регистре множимого 2л разрядов, что приводит к большому объему оборудования. [42]
Схема умножения на 2 разряда множителя, начиная со старших, по алгоритму Мак-Сорли. [43] |
При обработке комбинаций, требующих прибавления или вычитания учетверенного множимого, вырабатывается уровень, подключающий к сумматору содержимое регистра множимого ( в нем содержится удвоенное множимое), сдвинутое на разряд влево. [44]
Другие методы умножения в этом случае обычно не используются, так как для их реализации необходимо иметь сумматор или регистр множимого двойной длины, что значительно увеличивает затраты оборудования АЛУ. [45]