Cтраница 2
Регистр памяти - регистр с параллельным приемом и выдачей информации, каждая ячейка которого имеет свои вход и выход. В одном корпусе расположены четыре Д - триггера. Входы С триггеров 2 и 3 должны быть дополнительно соединены. [16]
Регистр памяти - регистр, функцией которого является прием и хранение информации, представленной двоичными кодами. Принцип построения регистра памяти иллюстрирует рис. 2.12 а. Такой регистр представляет собой линейку из п 1 триггеров, скажем, типа D, динамические синхро-входы которых объединены. Обычно ИС регистров не имеют инверсных выходов. [17]
Регистр памяти К555ИР26. [18] |
Регистр памяти обслуживают три порта: порт входных данных А, порт выходных данных В ( эти порты независимы, они имеют собственную адресацию), а также двухсекционный порт С. Секции входных и выходных данных порта С имеют общие адресные входы. Каждый порт имеет по три адресных входа ААп, АВп и АСп, что дает восемь адресов в регистр. Эти адреса позволяют обмениваться с накопительным регистром восемью двухбитными словами. [19]
Регистр памяти служит для хранения числа при выполнении операций сложения, вычитания, умножения и деления. При остальных операциях регистр памяти участвует в вычислениях, и хранить в нем числа нельзя. Обмен информацией с регистром памяти происходит только через регистр клавиатуры. [20]
Приоритетные регистры памяти могут быть построены на основе асинхронного потенциального регистра памяти и приоритетного шифратора. [21]
Такие регистры памяти выполняются на триггерах различных типов. [22]
Каждый регистр памяти в калькуляторе имеет свое обозначение в виде цифры или буквы. Десять из них обозначают начальными натуральными числами, от 0 до 9 включительно, еще четыре - буквами А, В, С, Д и еще пять - буквами X, Y, Z, Т, XI. Группа последних пяти регистров существенно отличается от остальных, и об этом мы поговорим подробнее на следующем занятии. [23]
Назначают регистры памяти для введения исходных данных. [24]
Содержание регистра памяти с помощью специальных клавиш также пересылается в регистр ввода и доступно для наблюдения. [25]
Наличие регистра памяти у выходного коммутатора позволяет запоминать и удерживать выводимые коды для части внешних устройств-потребителей, не имеющих собственных регистров памяти, до выдачи нового выходного кода. Внешние устройства, управляемые импульсами от машины, могут подключаться к 3-му и 4-му каналам выходного коммутатора либо формировать необходимые импульсы при смене потенциалов в регистре памяти коммутатора, когда информация выводится по 1 - 3 каналам. [26]
Структурная схема блока Б101.| Структурная схема блока Б111.| Структурная схема блока Б. 23. [27] |
Блок регистра памяти входного Б101 ( рис. 1 - 83) предназначен для приема с одного из двух направлений ( N1, N2) шестнадцатиразрядного слова и хранения его в регистре памяти, причем по одному из направлений ( Л / /) входные сигналы гальванически развязаны. [28]
При этом регистры памяти со схемами разрешения на входе вырождаются в одноразрядные синхронные элементы памяти типа D ( элементы задержки), управляемые тактовой последовательностью, обеспечивающей временную дискретизацию сигнала. [29]
Основное назначение регистров памяти состоит в параллельном приеме многоразрядных слов информации и сохранении ее в течение необходимого времени. На рис. 28, а приведена схема 4-разрядного асинхронного параллельного регистра на ЯЗ-триггерах. [30]