Cтраница 1
Регистр сканирования границ ( BSR) в реализации JTAG для ядра DSP56300 содержит биты для всех тактовых и сигнальных выводов устройства и связанных с ним управляющих сигналов. Все двунаправленные выводы ядра DSP56300 имеют один бит в регистре сканирования границ-и управляются с помощью управляющего бита этого регистра. [1]
Регистр сканирования границ ( BSR) в реализации JTAG для ядра DSP56600 содержит биты для всех тактовых и сигнальных выводов устройства и связанных с ним управляющих сигналов. Все двунаправленные выводы ядра DSP56600 имеют один бит в регистре сканирования границ и управляются с помощью управляющего бита этого регистра. [2]
По инструкции EXTEST регистр сканирования границ может сканировать определенные пользователем величины на выходных контактах, значения захваченных входных сигналов и управлять направлением и значением сигнала на двунаправленных выводах. Инструкция EXTEST вызывает внутренний системный сброс логики DSP для перевода ее во внутреннее предписанное состояние, пока выполняются внешние операции сканирования границ. [3]
Инструкция внешнего тестирования разрешает регистр сканирования границ между TDI и TDO, включая ячейки всех сигналов цифровых устройств и соответствующих сигналов управления. Вывод EXTAL и любые выводы кодека соответствуют аналоговым сигналам, не включенным в путь регистра сканирования границ. [4]
Инструкция SAMPLE / PRELOAD разрешает регистр сканирования границ между TDI и TDO. Эта инструкция обеспечивает две отдельных функции. Кадр снимается по положительному фронту ТСК в состоянии Захват-DR. Данные могут быть просмотрены при сдвиге через регистр сканирования границ. В нормальной конфигурации системы большинство сигналов требует внешних подключений для гарантии соответствующих системных операций. Следовательно, это имеет место и для функций SAMPLE / PRELOAD. Данные, защелкнутые в регистре сканирования границ в течение состояния контроллера Захват-DR, могут не соответствовать действительности, если требуемые внешние системные подключения не были выполнены. [5]
Вторая функция инструкции SAMPLE / PRELOAD состоит в инициализации выходных ячеек регистра сканирования границ перед выбором инструкций CLAMP, EXTEST или EXTESTPULLUP. Эта инициализация гарантирует известные данные на выходах во время выполнения инструкции EXTEST. Данные с уровня сдвигового регистра передаются в выходную защелку по отрицательному фронту ТСК в состоянии Модификация-DR. Пока выполняются инструкции CLAMP, EXTEST или EXTESTPULLUP, данные на выходах не появляются. [6]
Команда обращается к регистру bypass как к последовательному звену между TDI и TDO, в то время как сигналы, поступающие с выводов компоненты, определяются через регистр сканирования границ. [7]
Кодировка команд. [8] |
Команда обращается к регистру bypass, как к последовательному звену между TDI и TDO, в то время как сигналы, поступающие с выводов компоненты, определяются через регистр сканирования границ. [9]
Структурная схема JTAG для DSP56600 показана на рис 4.12. Реализация ядра DSP56600 включает 4-битный регистр команд и три тестовых регистра: 1-битовый регистр типа bypass, 32-битный идентификационный регистр и регистр сканирования границ TBD. Эта реализация включает отдельный тестовый порт ТАР и четыре вывода. [10]
Структурная схема JTAG для DSP56300 показана на рис. 3.13. Реализация ядра DSP56300 включает 4-битный регистр команд и три тестовых регистра: 1 -битовый регистр типа bypass, 32-битный идентификационный регистр и TBD регистр сканирования границ. Эта реализация включает отдельный тестовый порт ТАР и четыре вывода. [11]
Тестовый порт состоит из четырех отдельных сигнальных выводов, контроллера, находящегося в одном из 16 возможных состояний, и трех тестовых регистров данных. Регистр сканирования границ связывает все сигнальные выводы устройства со одним сдвиговым регистром. Тестовая логика, которая включает в себя тестовый порт, является независимой логикой устройства. [12]
Регистр сканирования границ ( BSR) в реализации JTAG для ядра DSP56600 содержит биты для всех тактовых и сигнальных выводов устройства и связанных с ним управляющих сигналов. Все двунаправленные выводы ядра DSP56600 имеют один бит в регистре сканирования границ и управляются с помощью управляющего бита этого регистра. [13]
Инструкция внешнего тестирования разрешает регистр сканирования границ между TDI и TDO, включая ячейки всех сигналов цифровых устройств и соответствующих сигналов управления. Вывод EXTAL и любые выводы кодека соответствуют аналоговым сигналам, не включенным в путь регистра сканирования границ. [14]
Инструкция разрешает однобитовый регистр обхода между TDI и TDO, как показано на рисунке. Это создает путь сдвигового регистра от TDI к регистру обхода и сигналу TDO, обходящему регистр сканирования границ. Эта инструкция используется для увеличения эффективности тестирования за счет укорачивания пути между TDI и TDO, когда не требуется операция тестирования компонентов. В этой инструкции системная логика DSP не зависит от порта тестового доступа. Если выбирается эта инструкция, тестовая логика не оказывает влияния на системную логику. [15]