Cтраница 2
При записи в регистр числа, код которого ( Xix2x3) поступает к входным ключам, подается управляющий сигнал на шину Прием информации. Единичные входные сигналы проходят через ключи и переводят триггеры своих разрядов в единичное состояние. Например, если на вход поступает код 101, то триггеры крайних разрядов перейдут в единичное состояние, а триггер среднего разряда останется в исходном ( нулевом) состоянии. При необходимости передачи записанного кода другому устройству подается управляющий сигнал на одну из шин Передача прямого кода или Передача обратного кода. Передача кода может осуществляться многократно, так как при считывании триггеры не изменяют своего состояния. [16]
После принятия в регистр и-разрядного числа на выходе триггера первого разряда образуется младший разряд числа. При сдвиге числа в регистре на один разряд вправо в триггер первого разряда передается цифра второго разряда введенного в регистр числа и, таким образом, с выхода этого триггера снимается цифра следующего разряда. При повторении сдвигов вправо ( п - 1) раз на выходе триггера первого разряда регистра появляются цифры всех и разрядов и, таким образом, число может быть снято в последовательной форме. [17]
Для выдвижения из регистра числа в последовательной форме, начиная с его старшего разряда, необходимо производить серию сдвигов влево, снимая цифры разрядов числа с выхода триггера старшего разряда регистра. [18]
Блок-схема ПЗУ с троичным представлением информации. [19] |
ЗЭ и триггерами регистра числа преобразователя троичных кодовых комбинаций в двоичные. [20]
Считывание записанного в регистре числа производится через логические элементы И - НЕ D - D & при подаче на них тактового сигнала вывода в прямом коде Тпв. Например, при выводе с регистра числа 101 на схемы D4 и D6 будут поданы единичные ( разрешающие) уровни напряжения с прямых выходов триггеров Тг и Тгз, а на схему DS - нулевой ( запрещающий) уровень напряжения с выхода триггера Тгч. [21]
Считывание второго числа в регистр числа; ЗУ считывает число; АУ не работает. [22]
В малых ЭВМ блок регистров чисел с плавающей точкой часто поставляется по дополнительному заказу. В микропроцессорах эти регистры могут входить в состав схемы отдельного кристалла ( корпуса) - арифметического расширителя. [23]
В малых ЭВМ блок регистров чисел с плавающей запятой часто поставляется лишь по дополнительному заказу. В микропроцессорах эти регистры могут входить в состав схемы отдельного кристалла ( корпуса) - арифметического расширителя. [24]
Пересылка первого числа с регистра числа ЗУ в арифметическое устройство; ЗУ не работает; АУ принимает число. [25]
Считывание первого числа из ЗУ в регистр числа; ЗУ считывает число; АУ не работает. [26]
При чтении содержимого регистра адреса, регистра числа циклов или регистра состояния каналов данные передаются в ЦП также через шину данных. В течение циклов ПДП микросхема КР580ВТ57 управляет системной шиной и выдает через буфер данных старшие восемь разрядов адреса памяти одного из регистров адреса ЗУ. [27]
При большом количестве разрядов хранимого в регистре числа ( S) возрастают число управляющих импульсов РСИ ( N) и время хранения информации в ячейке. Увеличение числа управляющих импульсов повышает количество подводимых шин питания к регистру или контактов шагового искателя, что часто нежелательно. [28]
Ду и У - После передачи в регистр числа 2 Усчетчик га сится путем подачи импульса на шину гашения счетчика. [29]
Благодаря тому, что сумматор чисел и регистры чисел содержат на 8 разрядов больше, чем требуется для изображения мантиссы, обеспечивается повышенная точность вычислений при выполнении цепочки арифметических действий. Округление выполняется только при передаче кода из сумматора в ОЗУ. [30]