Cтраница 2
Информация о состоянии канала, принятая микропродессором, направляется также в буферный регистр данных светодиодного ( СД) дисплея. Оттуда они считываются контроллером ЦАП и передаются на дешифратор, управляющий дисплеем. При этом у пользователя появляется возможность отключить генератор символов, чтобы не дублировать отображение информации на экране ЭЛТ. [16]
Контроллер имеет два программно-доступных регистра: регистр команд и состояний РКС и буферный регистр данных. [17]
Допустим, что KSR и KBR - адреса регистра состояния устройства и буферного регистра данных для клавиатуры терминала. Аналогично PSR и РВЯ - адреса регистров печатающего устройства терминала. [18]
Структурная схема К1801ВП1 - 30.| Временные диаграммы работы К1801ВП1 - 30. [19] |
Блок синхронизации вырабатывает сигнал управления внутренними узлами УОЗУ, накопителем ОЗУ, внешним буферным регистром данных, а также отрабатывает сигналы управления по каналу ЭВМ. [20]
Микросхема КР1801ВП1 - 034 является многофункциональным устройством и может выполнять функции: устройства передачи информации, буферного регистра данных, устройства выдачи вектора прерывания и компаратора адреса. [21]
Способы подключения ПУ. [22] |
Все ПУ работают независимо друг от друга и могут передавать информацию в любой момент, когда свободен буферный регистр данных соответствующего интерфейсного блока; очередность приема информации из буферов определяется ЦУ. Структура радиального интерфейса позволяет сравнительно просто приспосабливать различные ПУ к требованиям интерфейса, что особенно важно при наличии большого числа разнообразных и сравнительно простых устройств. Характерными примерами таких устройств являются датчики и исполнительные механизмы в системах централизованного контроля и управления технологическими процессами. Однако радиальная структура приводит к увеличению кабельных соединений и соответствующей усилительной аппаратуры. [23]
Структурная схема блока ОЗУ. [24] |
Оперативное запоминающее устройство состоит из накопителя информации ( НОЗУ), устройства управления ОЗУ ( УОЗУ), буферного регистра данных ( БРД), блока управления выборкой банков памяти. [25]
Обмен 8-разрядными командами и данными между микропроцессором и внешними устройствами производится по 8-разрядной внешней шине данных DO - D7 через буферный регистр данных, который может находиться в трех состояниях - О, 1 и с высоким выходным сопротивлением, т.е. когда он отключается от внешней шины данных. [26]
Микросхемы представляют собой многофункциональное устройство и могут работать в режимах передачи информации, выдачи вектора прерывания и компаратора адреса, буферного регистра данных. ИС совместно с К1801ВП1 - 033 могут использоваться для организации интерфейсного устройства байтового параллельного ввода / вывода и интерфейсного устройства 16-разрядного программированого параллельного ввода / вывода, а также как самостоятельное устройство. [27]
Микросхема осуществляет: прием, хранение и преобразование адреса для накопителя ОЗУ; регенерацию памяти; связь накопителя ОЗУ и буферного регистра данных с каналом передачи информации микроЭВМ типа Электроника-60. [28]
Микросхемы КР580ВК28, КР580ВК38 - системный контроллер и буферный регистр данных, применяются в микропроцессорных системах на базе микропроцессора КР580ВМ80А для формирования управляющих сигналов и как буферный регистр данных. [29]
Устройство содержит на одном кристалле, помещенном в 40-контактный корпус, 1 Кбайт памяти программ, 64 байт памяти данных, два 8-разрядных канала ввода-вывода, программируемый таймер, генератор синхроимпульсов ( ГИ), ЦП, регистр состояния процессора ( РСП), буферный регистр данных ( БР. Устройство Intel 8741 использует в качестве памяти программ ППЗУ, позволяющее пользователю модифицировать функции сопряжения в соответствии с требованиями разрабатываемой системы. Устройство Intel 8041 использует маскируемое ПЗУ, отличающееся более низкой стоимостью. [30]