Cтраница 1
Триггерные регистры, выходы ячеек которых через ключи соединены со входами следующих ячеек ( выход последней и вход первой ячеек соединяются через ключи с внешними одновходовыми информационными шинами), называют сдвиговыми. При замыкании ключей в течение первой части ( фазы) такта на входы ячеек сдвигового регистра подаются выходные напряжения предыдущих ячеек ( на вход первой ячейки напряжение входной шины, а напряжение с выхода последней ячейки в выходную линию), но триггеры ячеек в связи с заданной инерционностью не успевают опрокинуться. На следующей части ( фазе) такта ключи размыкаются, триггеры ячеек опрокидываются, и на их выходах устанавливаются напряжения с логическим уровнем входных напряжений. Следовательно, если на каждом такте подавать фазовые сигналы, замыкающие ключи, то содержащаяся в сдвиговом регистре информация будет перемещаться со скоростью одного бита за такт и через п тактов содержимое п-разрядного сдвигового регистра окажется полностью переданным в выходную шину, а в регистре будет записано слово, последовательно принимаемое по разрядам с входной шины. При охвате такого регистра цепью обратной связи ( рис. 1.7, а) через п тактов его содержимое будет переписано в регистр-приемник и восстановится в регистре-передатчике. [1]
Триггерные регистры используются в СВК для оперативного хранения и преобразования двоичных чисел. Как и в счетчике, каждый триггер регистра соответствует определенному разряду хранимого в регистре числа. По существу триггерные регистры в СВК представляют собой наборы триггеров, вид и количество связей между которыми осуществляются в соответствии с конкретным алгоритмом управления. Частным случаем конкретной реализации набора является двоичный счетчик, составляющий основу распределителя импульсов. При всем этом Следует твердо придерживаться рекомендаций относительно способов управления и гашения ( сброса) триггеров, а также их нагрузочной способности. [2]
Триггерные регистры памяти и блок экстраполяции принципиально выполнены по схеме, предложенной в [23], где решалась задача ретроспективного отображения некоторых технологических процессов с экстраполяцией контролируемого параметра. В цифровой части схемы использованы интегральные логические элементы серии 155, а в цифро-аналоговых преобразователях - декадирующие сетки R - 2R, коммутируемые непосредственно триггерами регистров с диодным фиксированием. [3]
Четырехразрядный триггерный регистр ключа защиты служит для хранения кода ключа защиты в течение всего времени работы канала по выполнению одной инструкции НАЧАТЬ ВВОД-ВЫВОД. При обращении к памяти код ключа защиты передается в ОП в составе запросного слова. РКЗ формируется нулевой код защиты. Прием кода в РКЗ производится из разрядов 10 - 3 ] РД; в эти же разряды РД осуществляется передача кода ключа защиты при формировании ССК. [4]
Схема четырехразрядного синхронного счетчика с параллельным переносом. [5] |
Триггерным регистром сдвига называют совокупность триггеров с определенными связями между ними, при которых они действуют как единое устройство. В регистрах сдвига организация этих связей такова, что при подаче тактового импульса, общего для всех триггеров, выходное состояние каждого триггера сдвигается в соседний. [6]
Второй триггерный регистр пульта управления служит для фиксации признаков операций, выполняемых с ПУ, а также для счета временных интервалов. Этот регистр имеет шифр РР9 и является восьмиразрядным. Разряды [0-3] служат для запоминания признака типа операции, выполняемой с ПУ. Разряды 14 - 7 ] представляют собой двоичный счетчик, на вход которого с периодом Т 20 мс ( при частоте / 50 Гц для сети переменного напряжения) поступают импульсы стандартной формы. Максимальное содержимое счетчика отвечает временному интервалу, равному 300 мс. В процессе работы машины содержимое РР9 [4-7] используется для изменения значения таймера - числа, размещенного в стандартных ячейках ( 50 - 53) ОП и фиксирующего временные затраты на выполнение различных работ. [7]
Запись числа в триггерный регистр, например, в прямом коде осуществляется подачей на другой вход схем совпадения тактового сигнала ввода Тп. [8]
В ЗУ на триггерных регистрах для выполнения элементарной команды пересылки выход регистра PJ подключается ко входу регистра Р, после чего на регистры подается серия из п сдвиговых импульсов. [9]
В ЗУ на триггерных регистрах и магнитострикционных линиях задержки ( вариант 4.7 6) элементарная команда обмена осуществляется путем одновременного подключения выхода регистра Р4 ко входу регистра Р -, а выхода Р - - ко входу Р4 на один цикл памяти. [10]
В следующем сеансе связи триггерные регистры канала могут быть использованы для обслуживания другого подканала. Мультиплексный канал способен принимать из процессора новые команды пуска операций ввода-вывода, относящиеся к свободным подканалам, и начинать выполнение новых цепей УС, продолжая обслуживать ранее пущенные устройства. [11]
Схема цифро-аналогового преобразователя. [12] |
Преобразуемое число заносится в триггерный регистр Tn-i - - TQ. Если в триггере Tf установлена единица, то вентиль Bi отперт, и по сопротивлению R протекает ток. Схема осуществляет сложение таков, и на выходе усилителя получается напряжение, соответствующее преобразуемому числу. [13]
Содержимое индексного регистра ( триггерного регистра или ячейки памяти) складывается с адресной частью команды для получения исполнительного адреса, пс которому и производится фактическое обращение к памяти. [14]
Запоминающее устройство выполнено на триггерных регистрах. [15]