Cтраница 1
Коммутационная доска вычислителя ЭВП-В Рута 104. [1] |
Восьмиразрядные регистры используются самостоятельно, остальные могут объединяться до 8 разрядов. [2]
Восьмиразрядные регистры используются самостоятельно, остальные регистры могут объединяться емкостью до восьми разрядов. [3]
Условное графическое обозначение КР1802ВР2. [4] |
Восьмиразрядный регистр У7 состоит из двух однотактных регистров RGI и служит для приема множителя в операциях умножения и младшего слова делимого при делении. [5]
Восьмиразрядный регистр прерывания ( РП) служит для запоминания запросов прерывания, поступающих на входы IRQ - IR7 в виде отрицательных импульсов или сигналов низкого уровня. При наличии на входе COS Управление режимом сигнала низкого уровня РП производит защелкивание запросов прерывания, поступающих в виде отрицательных импульсов. При высоком уровне напряжения на входе COS РП реагирует на запросы прерываний, поступающие в виде сигналов низкого уровня. Очистка каждого разряда РП осуществляется индивидуальным сигналом, вырабатываемым схемой очистки этого регистра. [6]
Восьмиразрядный регистр прерывания ( РП) служит для запоминания запросов прерывания, поступающих на входы IRO - IR7 в виде отрицательных импульсов или сигналов низкого уровня. При наличии на входе COS Управление режимом сигнала низкого уровня РП производит защелкивание запросов прерывания, поступающих в виде отрицательных импульсов. При высоком уровне напряжения на входе COS РП реагирует на запросы прерываний, поступающие в виде сигналов низкого уровня. Очистка каждого разряда РП осуществляется индивидуальным сигналом, вырабатываемым схемой очистки этого регистра. [7]
Восьмиразрядные регистры оперативной памяти используются только как самостоятельные, остальные регистры можно объединять в группы емкостью до 8 разрядов. [8]
Схема выдачи содержимого регистра РЗ в регистр Н или 3 оперативной памяти. [9] |
Восьмиразрядный регистр входной информации РЗ предназначен для приема информации с входных информационных шин ( ШИН-А) и дальнейшей ее передачи в регистр Н и 3 оперативной памяти или на вход В арифметического блока. [10]
Структурная схема блока прямого управления. [11] |
Восьмиразрядный регистр приема информации внешних линий ( РПИВЛ) предназначен для приема байта информации от ЭВМ-2 или СУВВ. [12]
Восьмиразрядный регистр выдачи информации внешних линий ( РВИВЛ) предназначен для выдачи байта информации, считанного из ОП, в ЭВМ-2 или СУВВ. [13]
Восьмиразрядный регистр выдачи синхроимпульсов внешних линий ( РВСИВЛ) предназначен для выдачи синхросигналов в ЭВМ-2 или СУВВ при выполнении команды ПРЯМАЯ ЗАПИСЬ. [14]
Микросхема представляет собой восьмиразрядный регистр с двунаправленным параллельно-последовательным вводом и выводом информации. [15]