Cтраница 1
Одноразрядный регистр или разряд слова состояния процессора, принимающий значение 1 ( есть перенос), если при выполнении команды произошел перенос из старшего разряда, и значение 0 ( ист переноса), в противном случае. Признак переноса используется командами условного перехода. [1]
Одноразрядный регистр или логическая переменная, отражающие выполнение или невыполнение определенного условия. [2]
Регистр расширения - одноразрядный регистр, предназначенный для запоминания переноса из старшего разряда сумматора и для связи регистров А и В. [3]
Многоразрядный регистр состоит из п одноразрядных регистров. Схема четырехразрядного регистра ( рис. VII.2) строится на триггерах RS с раздельными входами. [4]
Дополнительный разряд сумматора ( ДРС) представляет собой одноразрядный регистр, все остальные регистры имеют по 12 разрядов. Сумматор ( СМ), или накопительный регистр ( HP) является основным регистром, используемым при арифметических и логических действиях и для промежуточного хранения результатов; через сумматор программным путем осуществляется засылка кодов в ячейки памяти, связь с устройствами ввода - вывода и периферийным оборудованием. Засылка кодов в ячейки памяти осуществляется только из 12 разрядов HP ( CM); содержимое ДР ( ДРС) при этом остается неизменным. Сумматор и ДРС программно доступны для анализа их содержимого, а также для изменения STOJO содержимого. [5]
Описанную систему, которую иногда называют также одноразрядным регистром и цифровой ячейкой, условимся в дальнейшем именовать цифровым запоминающим элементом, несмотря на то, что он в свою очередь может содержать некоторое количество отдельных приборов и деталей. [6]
Изменение порядков: константа с0 в счетчике сдвигов заменяется на содержимое одноразрядного регистра или ДК. [7]
Единица переноса при поразрядном суммировании ( если только она появляется) заносится в промежуточную память, реализованную в виде одноразрядного регистра, где хранится до прихода следующего разряда слагаемых. [8]
Для выполнения этих команд в машине Урал имеется так называемый индексный регистр, который мы обозначили буковой R, и специальный одноразрядный регистр, обозначенный у нас буквой Q. Если содержимое индексного-регистра отлично от нуля, то каждая команда, имеющая знак - ( минус), перед, кодом операции выполняется так, будто ее адрес уменьшен на содержимое индексного регистра. [9]
Кроме сдвигового регистра последовательного принципа действия, когда информационные разряды кода числа подаются на вход и считываются с выхода последовательно, известны схемы сдвиговых одноразрядных регистров с параллельным приемом и выдачей кода. Выбор той или иной схемы для реализации в ЭКВМ зависит от типа и способа организации запоминающего устройства, элементной базы машины, способа кодирования десятичных цифр и требований к быстродействию ЭКВМ. [10]
Деление ИС по функциональному назначению на триггеры и регистры памяти достаточно условно, так как любой триггер, в принципе, можно назвать одноразрядным регистром памяти. [11]
Для целых двоичных чисел со знаком, представленных в дополнительном коде, методика выполнения операций умножения над кодами исходных чисел на положительный множитель не отличается от соответствующей методики умножения модулей целых чисел, за исключением того, что сдвиг право в регистре произведения должен быть арифметическим, а в одноразрядном регистре С - логическим. Сумматор устройства умножения должен быть сумматором дополнительного кода и его старший разряд должен отводиться для операций над кодами знаков частичных произведений и множимого. При этом код знака произведения получается автоматически в основном сумматоре. [12]
По команде CLA все разряды аккумулятора устанавливаются в О. По команде CLE устанавливается в О одноразрядный регистр расширения. [13]
Первый режим наиболее простой, он применим только для того случая, когда периферийное устройство всегда готово к обмену информацией. Во втором режиме проверяется состояние флажка периферийного устройства ( одноразрядного регистра готовности); следовательно, в работе ММЭВМ может произойти повторение циклов опроса флажка. Этот режим связан с непроизводительной потерей машинного времени. [14]
Микросхемы представляют собой коммутационный микропроцессор и предназначены для построения коммутаторов и мультиплексоров данных, буферных устройств хранения и логической обработки данных, устройств восстановления информации в системах с резервированием. В состав ИС входят четыре 8-разрядные двунаправленные магистрали данных, четыре 8-разрядных буферных регистра; четыре 8-разрядных магистральных регистра, четыре 8-разрядных регистра данных; 8-разрядное логическое устройство; 8-разрядная шина микрокоманд и регистр микрокоманд; устройство управления и одноразрядный регистр выборки кристалла. [15]